C
hap
te
r 5
:
C
loc
k N
e
tw
o
rk
s and
P
LLs i
n
C
ycl
one
IV
D
e
vi
ce
s
5–
9
C
loc
k N
et
w
or
ks
O
ct
obe
r 20
12
A
lte
ra
Co
rp
or
at
io
n
Cy
cl
Vo
lu
DPCLK2
CDPCLK1
, or
CDPCLK2
,
—
—
—
v v
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
DPCLK5
DPCLK7
—
—
—
—
—
v
—
—
—
—
—
—
—
—
—
—
—
—
—
—
DPCLK4
DPCLK6
—
—
—
—
—
—
v
—
—
—
—
—
—
—
—
—
—
—
—
—
DPCLK6
CDPCLK5
, or
CDPCLK6
,
—
—
—
—
—
—
—
v
—
—
—
—
—
—
—
—
—
—
—
—
DPCLK3
CDPCLK4
, or
CDPCLK3
,
—
—
—
—
—
—
—
—
v v
—
—
—
—
—
—
—
—
—
—
DPCLK8
—
—
—
—
—
—
—
—
—
—
v
—
—
—
—
—
—
—
—
—
DPCLK11
—
—
—
—
—
—
—
—
—
—
—
v
—
—
—
—
—
—
—
—
DPCLK9
—
—
—
—
—
—
—
—
—
—
—
—
v
—
—
—
—
—
—
—
DPCLK10
—
—
—
—
—
—
—
—
—
—
—
—
—
v v
—
—
—
—
—
DPCLK5
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
v
—
—
—
—
DPCLK2
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
v
—
—
—
DPCLK4
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
v
—
—
DPCLK3
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
v v
Notes to
:
(1) EP4CE6 and EP4CE10 devices only have GCLK networks 0 to 9.
(2) These pins apply to all Cyclone IV E devices except EP4CE6 and EP4CE10 devices.
(3) EP4CE6 and EP4CE10 devices only have
PLL_1
and
PLL_2
.
(4) This pin applies only to EP4CE6 and EP4CE10 devices.
(5) Only one of the two
CDPCLK
pins can feed the clock control block. You can use the other pin as a regular I/O pin.
Table 5–3. GCLK Network Connections for Cyclone IV E Devices
(1)
(Part 3 of 3)
GCLK Network Clock
Sources
GCLK Networks
0
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
Summary of Contents for Cyclone IV
Page 10: ...x Chapter Revision Dates Cyclone IV Device Handbook March 2016 Altera Corporation Volume 1...
Page 14: ...I 2 Section I Device Core Cyclone IV Device Handbook March 2016 Altera Corporation Volume 1...
Page 274: ...vi Contents Cyclone IV Device Handbook February 2015 Altera Corporation Volume 2...
Page 440: ...iv Contents Cyclone IV Device Handbook December 2016 Altera Corporation Volume 3...
Page 442: ...vi Chapter Revision Dates Cyclone IV Device Handbook December 2016 Altera Corporation Volume 3...
Page 446: ......