CHAPTER 6 CLOCK GENERATOR
Page 100 of 920
Figure 6 - 1 Block Diagram of Clock Generator
(Remark is listed on the next page after next.)
C
loc
k o
p
er
at
io
n mo
de
co
n
tro
l re
gi
st
er
(C
M
C
)
C
loc
k ope
ra
tion
s
tat
us
co
nt
ro
l r
egi
st
er
(CS
C
)
In
te
rn
a
l b
us
O
sc
ill
at
io
n st
ab
ili
za
tio
n
tim
e
s
el
ec
t re
gi
st
er
(
O
ST
S
)
Sys
te
m
cl
oc
k
co
n
tr
ol
re
gi
st
er
(
C
KC
)
AM
PH
EX
C
L
K
OS
C
S
E
L
MS
T
O
P
O
S
T
S
2
O
ST
S1
O
S
T
S
0
3
CSS
CL
S
MCS
MC
M0
S
tand
by
con
tr
ol
ler
ST
O
P
m
od
e
HA
L
T
m
od
e
No
rm
a
l
op
eration
m
ode
MO
S
T
18
MO
S
T
17
MO
S
T
15
MO
S
T
13
MO
S
T
11
MO
S
T
10
MO
S
T
9
MO
S
T
8
O
sc
ill
ation
s
ta
b
ilizat
io
n
tim
e
c
ounter
st
at
us
reg
is
ter (O
ST
C
)
X1 os
ci
lla
tio
n
st
ab
ilizat
io
n t
ime
coun
te
r
STO
P
mod
e
si
gn
al
X1
/P
12
1
X2
/EX
C
LK
/P
12
2
f
X
f
EX
H
ig
h
-s
pe
ed sy
st
em
cl
ock
osc
ill
a
to
r
C
ry
st
al
/c
er
am
ic
o
sci
lla
tio
n
E
xt
ern
al
in
pu
t
cl
ock
f
MX
O
p
tio
n
by
te
(
000
C
2
H
)
F
R
Q
SEL0
to
FRQ
S
EL3
1/
2
f
IH
Mai
n
sy
st
em
cl
ock
so
urc
e se
le
ct
or
f
MA
IN
O
p
tion byt
e
(0
00
C
0
H
)
WD
T
O
N
W
D
ST
BYO
N
WU
TMM
C
K
0
H
A
L/
S
T
O
P
m
ode
si
gn
al
W
U
T
MMC
K
0
f
IL
(1
5
kH
z (T
Y
P
.)
)
Lo
w-
sp
eed
on
-c
hi
p
osci
llat
or
Se
le
ct
or
R
ea
l-
tim
e c
loc
k,
1
2-b
it in
te
rv
a
l ti
m
e
r
Co
nt
ro
ller
C
ont
ro
ller
Ti
m
er
R
J
T
im
e
r a
rra
y u
n
it
0
S
er
ia
l ar
ra
y un
it
0
S
er
ia
l in
ter
fa
ce IICA1
S
er
ia
l in
ter
fa
ce IICA0
A/
D
c
o
nv
e
rt
e
r
S
er
ia
l ar
ra
y un
it
1
DT
C
Ti
m
e
r R
J
T
im
e
r a
rra
y u
n
it
1
CPU
CP
U
c
lo
ck
and peri
phe
ral
ha
rdw
a
re
cl
oc
k so
u
rc
e
se
lec
tio
n
f
CL
K
W
a
tc
hd
o
g tim
er
,
ch
an
ne
l 1 o
f t
ime
r ar
ra
y uni
t
Tim
e
r RJ
XT1
/P
123
XT
2/
EXCLK
S
/P
12
4
f
XT
f
EX
S
Cry
sta
l
osc
ill
a
tion
Exte
rn
a
l i
np
ut
cl
o
ck
Su
bs
ys
te
m
c
lo
ck
os
ci
lla
tor
f
SU
B
CL
S
6
OS
C
S
E
L
S
EX
C
LK
S
AM
PHS0
AM
PH
S1
H
O
CODIV0
H
O
CO
DIV
1
HO
CO
DI
V
2
HI
O
S
T
O
P
XTS
T
O
P
HI
OT
RM
0
HI
O
T
R
M
1
HI
OT
R
M
2
HI
O
T
R
M
3
HIO
T
RM
4
HI
O
T
R
M
5
WU
TM
M
CK
0
RT
CLP
C
SA
U0
EN
SA
U1
EN
II
C
A
0
EN
ADC
EN
TA
U
1
EN
RT
C
EN
TA
U
0
EN
II
C
A
1
EN
TRJ
0
EN
DT
C
EN
H
ig
h
-s
pe
ed o
n-
chi
p osc
ill
at
or
tr
im
m
ing
r
e
gi
ste
r
(H
IO
T
R
M
)
In
te
rn
al
b
us
S
ubs
yst
em
c
lo
ck
su
ppl
y
mode
co
nt
ro
l r
egi
st
er
(O
S
M
C
)
C
lock
o
p
er
at
ion
st
at
us
co
nt
ro
l r
eg
ist
er
(CS
C
)
H
igh-
sp
eed
o
n-
chi
p
os
ci
lla
to
r f
req
ue
n
cy se
le
ct
re
gi
st
er
(
H
O
C
O
D
IV)
C
loc
k ope
ra
tion
mod
e
co
nt
ro
l r
egi
st
er
(C
M
C
)
P
e
rip
her
al
ena
bl
e
re
gi
st
er
0
(
P
E
R
0)
P
er
iphe
ra
l en
abl
e
re
gi
st
er
1
(
P
E
R
1)
Cont
ro
ller
C
loc
k ou
tp
ut
/
bu
zze
r ou
tp
ut
Se
le
ct
or
H
ig
h
-s
pe
ed o
n
-c
hi
p o
sci
lla
to
r
(3
2 M
H
z
(T
Y
P
.)
)
(24
MH
z
(T
Y
P
.)
)
(1
6 M
H
z
(T
Y
P
.)
)
(8
MH
z (T
Y
P
.)
)
(12
MH
z
(T
Y
P
.)
)
(6
M
H
z (
T
YP
.)
)
(4
MH
z (T
Y
P
.)
)
(2
MH
z (T
Y
P
.)
)
(3
MH
z (T
YP.)
)
(1
MH
z (T
YP.)
)
Sele
ct
o
r
Содержание RL78/G1H
Страница 941: ...R01UH0575EJ0120 RL78 G1H...