
UM10850
All information provided in this document is subject to legal disclaimers.
© NXP B.V. 2016. All rights reserved.
User manual
Rev. 2.4 — 13 September 2016
456 of 464
NXP Semiconductors
UM10850
Chapter 33: Supplementary information
PLL registers . . . . . . . . . . . . . . . . . . . . . . . . . 48
4.5.37.1 System PLL control register . . . . . . . . . . . . . . 48
4.5.37.2 System PLL status register. . . . . . . . . . . . . . . 49
4.5.37.3 System PLL N-divider register . . . . . . . . . . . . 49
4.5.37.4 System PLL P-divider register . . . . . . . . . . . . 50
4.5.37.5 Spread spectrum control with PLL0 . . . . . . . . 50
4.5.37.5.1 System PLL spread spectrum control register
0 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 51
4.5.37.5.2 System PLL spread spectrum control register
1 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 52
Power Configuration register . . . . . . . . . . . . . 54
Power configuration set register . . . . . . . . . . . 54
Power configuration clear register . . . . . . . . . 55
Start enable register 0. . . . . . . . . . . . . . . . . . . 56
Start enable register 1. . . . . . . . . . . . . . . . . . . 57
Start enable set register 0. . . . . . . . . . . . . . . . 58
Start enable set register 1. . . . . . . . . . . . . . . . 58
Start enable clear register 0 . . . . . . . . . . . . . . 58
Start enable clear register 1 . . . . . . . . . . . . . . 59
Dual-CPU related registers. . . . . . . . . . . . . . . 60
4.5.47.1 CPU Control register . . . . . . . . . . . . . . . . . . . 60
4.5.47.2 Coprocessor Boot register . . . . . . . . . . . . . . . 61
4.5.47.3 Coprocessor Stack register. . . . . . . . . . . . . . . 61
4.5.47.4 Coprocessor Status register . . . . . . . . . . . . . . 61
4.5.48
JTAG ID code register . . . . . . . . . . . . . . . . . . 62
Device ID0 register . . . . . . . . . . . . . . . . . . . . . 62
Device ID1 register . . . . . . . . . . . . . . . . . . . . . 62
Asynchronous peripheral reset control register 63
Asynchronous clock source select register A 65
Asynchronous clock source select register B 65
USART fractional baud rate generator register 66
BOD control register . . . . . . . . . . . . . . . . . . . 67
Functional description . . . . . . . . . . . . . . . . . . 67
Reset . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 67
Start-up behavior . . . . . . . . . . . . . . . . . . . . . . 68
Brown-out detection . . . . . . . . . . . . . . . . . . . . 69
PLL functional description . . . . . . . . . . . . . . . 69
PLL Features . . . . . . . . . . . . . . . . . . . . . . . . . 70
PLL description . . . . . . . . . . . . . . . . . . . . . . . 70
4.6.4.2.1 Lock detector . . . . . . . . . . . . . . . . . . . . . . . . . 70
4.6.4.2.2 Power-down . . . . . . . . . . . . . . . . . . . . . . . . . . 71
4.6.4.3
Operating modes . . . . . . . . . . . . . . . . . . . . . . 71
4.6.4.3.1 Normal modes . . . . . . . . . . . . . . . . . . . . . . . . 71
4.6.4.3.2 Fractional divider mode . . . . . . . . . . . . . . . . . 72
4.6.4.3.3 Spread Spectrum mode . . . . . . . . . . . . . . . . . 73
4.6.4.3.4 Power-down mode . . . . . . . . . . . . . . . . . . . . . 73
4.6.4.4
PLL Related registers . . . . . . . . . . . . . . . . . . 73
PLL usage . . . . . . . . . . . . . . . . . . . . . . . . . . . 74
4.6.4.5.1 Procedure for determining PLL settings. . . . . 74
4.6.4.5.2 PLL setup sequence . . . . . . . . . . . . . . . . . . . 74
4.6.5
Frequency measure function . . . . . . . . . . . . . 75
Accuracy . . . . . . . . . . . . . . . . . . . . . . . . . . . . 75
Chapter 5: LPC5410x Power Management
Introduction . . . . . . . . . . . . . . . . . . . . . . . . . . . 77
General description . . . . . . . . . . . . . . . . . . . . . 77
Wake-up process . . . . . . . . . . . . . . . . . . . . . . 78
Functional description . . . . . . . . . . . . . . . . . . 80
Power management . . . . . . . . . . . . . . . . . . . . 80
Active mode . . . . . . . . . . . . . . . . . . . . . . . . . . 80
Power configuration in Active mode . . . . . . . . 80
Sleep mode . . . . . . . . . . . . . . . . . . . . . . . . . . 81
Power configuration in Sleep mode . . . . . . . . 81
Programming Sleep mode . . . . . . . . . . . . . . . 81
Wake-up from Sleep mode . . . . . . . . . . . . . . . 81
Deep-sleep mode . . . . . . . . . . . . . . . . . . . . . . 81
Power configuration in Deep-sleep mode. . . . 82
Programming Deep-sleep mode. . . . . . . . . . . 82
Wake-up from Deep-sleep mode . . . . . . . . . . 82
Power-down mode . . . . . . . . . . . . . . . . . . . . . 83
Power configuration in Power-down mode . . 83
Programming Power-down mode . . . . . . . . . 83
Wake-up from Power-down mode . . . . . . . . . 83
Deep power-down mode . . . . . . . . . . . . . . . . 84
Wakeup from Deep power-down mode:. . . . . 84
Chapter 6: LPC5410x Boot process
Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 85
Pin description . . . . . . . . . . . . . . . . . . . . . . . . . 85
General description . . . . . . . . . . . . . . . . . . . . 85
Boot process flowchart. . . . . . . . . . . . . . . . . . 86
Chapter 7: LPC5410x I/O pin configuration (IOCON)
How to read this chapter . . . . . . . . . . . . . . . . . 87
Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 87
Basic configuration. . . . . . . . . . . . . . . . . . . . . 87
General description . . . . . . . . . . . . . . . . . . . . 88