
UM10850
All information provided in this document is subject to legal disclaimers.
© NXP B.V. 2016. All rights reserved.
User manual
Rev. 2.4 — 13 September 2016
462 of 464
NXP Semiconductors
UM10850
Chapter 33: Supplementary information
Transmit data register for USARTn. . . . . . . . 348
register for SPI0 and SPI1 . . . 349
24.5.15.1 Receiver Timeout . . . . . . . . . . . . . . . . . . . . . 350
24.5.16
Status register for SPIs . . . . . . . . . . . . . . . . . 350
Interrupt status register for SPI0 and SPI1 . . 351
Control read and set register for SPIn . . . . . 351
Control clear register for SPI0 and SPI1. . . . 352
Received data register for SPI0 and SPI1 . . 352
Transmit data register for SPIn . . . . . . . . . . . 353
Operational details. . . . . . . . . . . . . . . . . . . . . 356
Configuring peripheral FIFOs. . . . . . . . . . . . 356
Peripheral status . . . . . . . . . . . . . . . . . . . . . 356
Receiving data . . . . . . . . . . . . . . . . . . . . . . . 356
24.6.3.1 Receiver Timeouts . . . . . . . . . . . . . . . . . . . . 356
24.6.4
Transmitting data . . . . . . . . . . . . . . . . . . . . . 357
Channel Priority . . . . . . . . . . . . . . . . . . . . . . 357
Errors . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 357
Generic FIFO setup . . . . . . . . . . . . . . . . . . . . 358
System FIFO activation . . . . . . . . . . . . . . . . 358
FIFO setup for USARTs . . . . . . . . . . . . . . . . 358
FIFO setup for SPIs . . . . . . . . . . . . . . . . . . . 358
Chapter 25: LPC5410x 12-bit ADC controller (ADC0)
How to read this chapter . . . . . . . . . . . . . . . . 359
Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 359
Basic configuration . . . . . . . . . . . . . . . . . . . . 359
Pin description . . . . . . . . . . . . . . . . . . . . . . . . 361
General description . . . . . . . . . . . . . . . . . . . . 363
Register description . . . . . . . . . . . . . . . . . . . 364
ADC Control Register . . . . . . . . . . . . . . . . . 366
ADC Conversion Sequence B Control Register
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 371
ADC Global Data Register A and B . . . . . . . 373
ADC Channel Data Registers 0 to 11
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 375
ADC Channel Threshold Select register . . . 379
ADC Interrupt Enable Register . . . . . . . . . . 380
ADC Flags register . . . . . . . . . . . . . . . . . . . 382
ADC Startup register. . . . . . . . . . . . . . . . . . . 384
ADC Calibration register . . . . . . . . . . . . . . . 384
Functional description . . . . . . . . . . . . . . . . . 385
Conversion Sequences . . . . . . . . . . . . . . . . 385
conversion . . . . . . . . . . 385
25.7.2.1 Avoiding spurious hardware triggers . . . . . . 386
25.7.3
Software-triggered conversion . . . . . . . . . . . 386
Interrupts . . . . . . . . . . . . . . . . . . . . . . . . . . . 386
25.7.4.1 Conversion-Complete or Sequence-Complete
interrupts . . . . . . . . . . . . . . . . . . . . . . . . . . . 386
Modes . . . . . . . . . . . . . . 387
Offset calibration and enabling the ADC . . . 388
ADC vs. digital receiver . . . . . . . . . . . . . . . . 388
DMA control . . . . . . . . . . . . . . . . . . . . . . . . . 388
ADC hardware trigger inputs . . . . . . . . . . . . 389
Sample time . . . . . . . . . . . . . . . . . . . . . . . . . 389
Examples . . . . . . . . . . . . . . . . . . . . . . . . . . . . 391
Chapter 26: LPC5410x CRC engine
How to read this chapter . . . . . . . . . . . . . . . . 393
Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 393
Basic configuration . . . . . . . . . . . . . . . . . . . . 393
Pin description . . . . . . . . . . . . . . . . . . . . . . . . 393
General description . . . . . . . . . . . . . . . . . . . . 394
Register description . . . . . . . . . . . . . . . . . . . 395
CRC mode register . . . . . . . . . . . . . . . . . . . . 395
CRC seed register . . . . . . . . . . . . . . . . . . . . 395
CRC checksum register . . . . . . . . . . . . . . . . 396
CRC data register . . . . . . . . . . . . . . . . . . . . 396
Functional description . . . . . . . . . . . . . . . . . 397
CRC-CCITT set-up . . . . . . . . . . . . . . . . . . . 397
CRC-16 set-up . . . . . . . . . . . . . . . . . . . . . . . 397
CRC-32 set-up . . . . . . . . . . . . . . . . . . . . . . . 397
How to read this chapter . . . . . . . . . . . . . . . . 398
Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 398
Basic configuration . . . . . . . . . . . . . . . . . . . . 398
Pin description . . . . . . . . . . . . . . . . . . . . . . . . 398
General description . . . . . . . . . . . . . . . . . . . . 398
Register description . . . . . . . . . . . . . . . . . . . 399
M0+ interrupt register. . . . . . . . . . . . . . . . . . 399
Cortex M0+ interrupt set register . . . . . . . . 399
M0+ interrupt clear register . . . . . . . . . . . . . 399
register. . . . . . . . . . . . . . . . . . . 400
M4 interrupt set register . . . . . . . . . . . . . . . 400