Zynq-7000 AP SoC and 7 Series FPGAs MIS v4.1
214
UG586 November 30, 2016
Chapter 1:
DDR3 and DDR2 SDRAM Memory Interface Solution
1
DQS1_N
D_06
N
43
DQS-N
1
DQ11
D_05
P
42
–
1
DQ10
D_04
N
41
–
1
DQ9
D_03
P
40
–
1
DQ8
D_02
N
39
–
1
DM1
D_01
P
38
–
1
–
D_00
N
37
–
1
DQ7
C_11
P
36
–
1
DQ6
C_10
N
35
–
1
DQ5
C_09
P
34
–
1
DQ4
C_08
N
33
–
1
DQS0_P
C_07
P
32
DQS-P
1
DQS0_N
C_06
N
31
DQS-N
1
DQ3
C_05
P
30
–
1
DQ2
C_04
N
29
–
1
DQ1
C_03
P
28
CCIO-P
1
DQ0
C_02
N
27
CCIO-N
1
DM0
C_01
P
26
CCIO-P
1
RESET_N
C_00
N
25
CCIO-N
1
RAS_N
B_11
P
24
CCIO-P
1
CAS_N
B_10
N
23
CCIO-N
1
WE_N
B_09
P
22
CCIO-P
1
BA2
B_08
N
21
CCIO-N
1
CK_P
B_07
P
20
DQS-P
1
CK_N
B_06
N
19
DQS-N
1
BA1
B_05
P
18
–
1
BA0
B_04
N
17
–
1
CS_N
B_03
P
16
–
1
ODT
B_02
N
15
–
1
CKE
B_01
P
14
–
1
A12
B_00
N
13
–
1
A11
A_11
P
12
–
1
A10
A_10
N
11
–
1
A9
A_09
P
10
–
Table 1-69:
16-Bit DDR3 Interface Contained in One Bank
(Cont’d)
Bank
Signal Name
Byte Group
I/O Type
I/O Number
Special
Designation