19 UNIVERSAL SERIAL INTERFACE WITH LCD INTERFACE (USIL)
S1C33L26 TECHNICAL MANUAL
Seiko Epson Corporation
19-9
LSCMDEN = 0
LSCMDEN = 1
(RGB mode)
(BGR mode)
D7 D6 D5 D4 D3
D7 D6 D5 D4 D3
D7
D7
D6 D5 D4 D3 D2
D7 D6 D5 D4 D3
D6 D5 D4 D3
D7 D6 D5 D4 D3
D2
D2
D2
0
0
TD[7:3]
R5 R4 R3 R2 R1 G5 G4 G3 G2 G1 G0 B5 B4 B3 B2 B1
B5 B4 B3 B2 B1 G5 G4 G3 G2 G1 G0 R5 R4 R3 R2 R1
R0 B0
B0 R0
TD[7:2]
TD[7:2]
CMD
18-bit Format 2
LSCMDEN = 0
LSCMDEN = 1
(RGB mode)
(BGR mode)
D7 D6 D5 D4 D3 D2
D7 D6 D5 D4 D3 D2
D7 D6 D5 D4 D3 D2
D7 D6 D5 D4 D3 D2
D7 D6 D5 D4 D3 D2
D7 D6 D5 D4 D3 D2
TD[7:2]
R5 R4 R3 R2
R0 G5 G4 G3 G2 G1 G0 B5 B4 B3 B2 B1
B5 B4 B3 B2 B1
G5 G4 G3 G2 G1 G0 R5 R4 R3 R2 R1
R1
B0
B0
R0
TD[7:2]
TD[7:2]
CMD
18-bit Format 3
4.7.4 18-bit Data Format
Figure 19.
LSCMDEN = 0
LSCMDEN = 1
(RGB mode)
(BGR mode)
D7 D6 D5 D4 D3 D2 D1 D0
D7 D6 D5 D4 D3 D2 D1 D0
D7 D6 D5 D4 D3 D2 D1 D0
D7 D6 D5 D4 D3 D2 D1 D0
D7 D6 D5 D4 D3 D2 D1 D0
D7 D6 D5 D4 D3 D2 D1 D0
TD[7:0]
R5 R4 R3 R2 R1
G5 G4 G3 G2 G1 G0
B5 B4 B3 B2 B1
B5
R6
B6
R7
B7
B4 B3 B2 B1
R0
B0
G5
G6
G8
G7
G7
G4 G3 G2 G1 G0
R5 R4
B7 B6
R7 R6
R3 R2 R1
B0
R0
TD[7:0]
TD[7:0]
CMD
4.7.5 24-bit Data Format
Figure 19.
Settings for LCD Parallel Mode
19.4.8
When the USIL is used in LCD parallel mode, configure the access timing parameters.
T8 Ch.3 output clock
USIL_CS (lcdp_cs)
USIL_DI (lcdp_a0)
USIL_CK (lcdp_rd)
LCD_D[7:0] (RD)
USIL_DO (lcdp_wr)
LCD_D[7:0] (WR)
valid
valid
valid
Wait cycle
Setup cycle
Hold cycle
4.8.1 Access Timing Parameters
Figure 19.
Setup cycle
The setup cycle can be set to 1–4 cycles using LPST[1:0]/USIL_LPAC register.