1 OVERVIEW
S1C33L26 TECHNICAL MANUAL
Seiko Epson Corporation
1-11
PFBGA12U-180 package
Top View
Bottom View
A1 Corner
A1 Corner
Index
A
B
C
D
E
F
G
H
J
J
L
M
N
P
A
B
C
D
E
F
G
H
J
K
L
M
N
P
1 2 3 4 5 6 7 8 9
10 11 12 13 14
14 13 12 11 10
9 8 7 6 5 4 3 2 1
N.C.
N.C.
A
B
C
D
E
F
G
H
J
K
L
M
N
P
A
B
C
D
E
F
G
H
J
K
L
M
N
P
1
1
A20/
#SDRAS
A18/
#SDWE
SDCLK
P21
SDCKE
P20
A13/
SDA12
A10/SDA9 A9/SDA8 A7/SDA6 A5/SDA4 A2/SDA1 A0/#BSL A17/
DQMH
A19/
#SDCAS
A25
PA5
T16A_ATMB_1
REMC_I
#RD
P54
A12/
SDA11
A11/
SDA10
A8/SDA7 A6/SDA5 A4/SDA3 A1/SDA0
A3/SDA2
PB7
FPDAT15
FPDAT23
PB6
FPDAT14
FPDAT22
#CE7
P50
#SDCS
A16/
DQML
A15/
SDBA1
D15
PC7
D13
PC5
D9
PC1
D6
D3
D0
P07
#SRDY0
I2S_MCLK
PWM_L
P04
SIN0
I2S_SDO
T16A_ATMA_0
USBVBUS
USBDP
USBDM
A14/
SDBA0
D14
PC6
D11
PC3
D7
D4
D1
P06
SCLK0
I2S_SCLK
PWM_H
P05
SOUT0
I2S_WS
T16A_ATMB_0
P60
#WAIT
WDT_CLK
#WDT_NMI
P97
FPDAT7
LCD_D7
D12
PC4
D10
PC2
D8
PC0
D5
D2
PB4
FPDAT12
FPDAT20
PB5
FPDAT13
FPDAT21
PA6
#ADTRIG
P94
FPDAT4
LCD_D4
P96
FPDAT6
LCD_D6
P95
FPDAT5
LCD_D5
P93
FPDAT3
LCD_D3
#SRDY0
LV
DD
HV
DD
P91
FPDAT1
LCD_D1
SOUT0
P92
FPDAT2
LCD_D2
SCLK0
P90
FPDAT0
LCD_D0
SIN0
HV
DD
P83
FPDRDY
USIL_DO
PB3
FPDAT11
I2S_MCLK
PWM_L
P82
FPSHIFT
USIL_DI
PB2
FPDAT10
I2S_SCLK
PWM_H
P80
FPFRAME
USIL_CS
P81
FPLINE
USIL_CK
MCLKO
MCLKI
PLLV
SS
VCP
PLLV
DD
P71
AIN1
T16A_EXCL_1
P70
AIN0
T16A_EXCL_0
P72
AIN2
PWM_EXCL
P73
AIN3
AV
DD
P75
AIN5
#WAIT
#ADTRIG
#STBY
P74
AIN4
RTCCLKO
RTCCLKI
RTCV
DD
P03
USI_CK
#SRDY1
REMC_I
P00
USI_DI
SIN1
#NAND_WR
P02
USI_CS
SCLK1
REMC_O
WAKEUP
#RESET #NMI
P01
USI_DO
SOUT1
#NAND_RD
DCLK
P34
PA2
SCLK1
FPDAT18
FPDAT22
PA3
#SRDY1
FPDAT19
FPDAT23
DSIO
P35
DST2
P36
P33
TFT_CTL3
REMC_I
P31
TFT_CTL1
T16A_ATMB_0
P30
TFT_CTL0
T16A_ATMA_0
P32
TFT_CTL2
REMC_O
DST0
P15
FPDAT13
DST1
P16
FPDAT14
DPCO
P17
FPDAT15
P14
FPDAT19
FPDAT12
CMU_CLK
P13
USIL_CK
FPDAT11
T16A_ATMB_1
PA1
SOUT1
FPDAT17
FPDAT21
PA0
SIN1
FPDAT16
FPDAT20
P12
USIL_CS
FPDAT10
T16A_ATMA_1
P11
USIL_DO
FPDAT9
P10
USIL_DI
FPDAT8
TEST
BOOT
A23
P42
FPDAT16
A24
PA4
T16A_ATMA_1
REMC_O
#CE9
P52
#CE5
#WRL
P55
#CE10
P53
PB1
FPDAT9
I2S_WS
#WRH/
#BSH
P56
LV
DD
LV
DD
PB0
FPDAT8
I2S_SD0
A22
P41
FPDAT17
#NAND_WR
A21
P40
FPDAT18
#NAND_RD
#CE8
P51
#CE4
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
HV
DD
HV
DD
HV
DD
HV
DD
HV
DD
HV
DD
LV
DD
LV
DD
LV
DD
LV
DD
LV
DD
2
3
4
5
6
7
8
9
10
11
12
13
N.C.
N.C.
14
2
3
4
5
6
7
8
Top View
9
10
11
12
13
14
3.1.3 Pin Arrangement (PFBGA12U-180)
Figure 1.