Page 52 of 58
POS-123-*-2030
8.4 Circuit diagram
2
4
V
C
o
m
m
a
n
d
s:
S
IG
N
A
L
:W
In
p
u
t
S
c
a
li
n
g
P
E
v
ia
D
IN
-R
A
IL
15
16
12
1
2
O
u
tp
u
t:
A
O
u
tp
u
t:
B
8
5
R
e
a
d
y
In
P
o
s
E
n
a
b
le
S
ta
rt
2
4
V
o
u
tp
u
t
2
4
V
o
u
tp
u
t
U
S
B
-B
D
iff
e
re
n
tia
l
In
p
u
t
P
O
S
-1
2
3
-U
-S
S
I
7
13
14
0
V
0
..
1
0
V
0
V
11
11
F
e
e
d
b
a
ck
P
o
si
tio
n
4
..
2
0
m
A
O
u
tp
u
t
A
d
a
p
ta
ti
o
n
H
a
n
d
-
2
4
V
i
n
p
u
t
2
4
V
i
n
p
u
t
2
4
V
i
n
p
u
t
wa
x
u
In
te
rn
a
l
P
o
w
e
r
3
4
0
V
10
9
S
p
e
e
d
C
o
m
m
a
n
d
s:
S
IG
N
A
L
:V
V
E
L
O
V
R
A
M
P
0
..
1
0
V
0
V
C
o
m
m
a
n
d
sp
e
e
d
11
C
o
n
tr
o
l
p
ro
g
ra
m
v
2
4
V
i
n
p
u
t
6
H
a
n
d
+
R
S
23
2
C
96
00
B
au
d
1
S
to
p
b
it
n
o
p
ar
it
y
I
ve
rs
io
n
:
4
..
.
2
0
m
A
P
IN
1
5
=
+
,
P
IN
1
2
=
G
N
D
P
ro
fi
l
G
e
n
e
ra
to
r
C
o
m
m
a
n
d
s:
-
V
M
A
X
-
S
T
R
O
K
E
V
M
O
D
E
=
N
C
In
p
u
t
S
c
a
li
n
g
C
o
m
m
a
n
d
s:
S
IG
N
A
L
:X
0
..
1
0
V
4
..
2
0
m
A
0
V
C
o
m
m
a
n
d
p
o
si
tio
n
0
V
C
o
n
tr
o
l
F
u
n
c
ti
o
n
C
o
m
m
a
n
d
s:
-
A
:A
a
n
d
A
:B
-
D
:A
a
n
d
D
:B
-
V
0
:A
a
n
d
V
0
:B
C
o
m
m
a
n
d
s:
-
M
IN
:A
a
n
d
:
B
-
M
A
X
:A
a
n
d
:
B
-
T
R
IG
G
E
R
-
O
F
F
S
E
T
-
P
O
L
V
M
O
D
E
=
S
D
D
Out
pu
t
lim
ita
tio
n
DC
DC
2
4
V
0
V
P
E
LV
-
e
w
V
M
O
D
E
=
S
D
D
Spe
ed
C
o
m
m
a
n
d
s:
-
T
S
(
sa
m
p
le
t
im
e
)
-
M
O
D
E
(
E
xp
e
rt
o
r
S
ta
n
d
a
rd
)
-
E
O
U
T
(
E
rr
o
r
M
o
d
e
)
-
IN
P
O
S
(
In
P
o
s
o
u
tp
u
t)
S
S
I
S
e
n
s
o
r
C
o
m
m
a
n
d
s:
S
E
L
E
C
T:
X
S
S
I:
R
E
S
S
S
I:
B
IT
S
S
S
I:
C
O
D
E
S
S
I:
P
O
L
S
S
I:
O
F
F
S
E
T
31
32
25
26
27
28
2
4
V
0
V
C
L
K
+
C
L
K
-
D
A
T
A
+
D
A
T
A
-
IN
P
X
=
A
N
A
IN
P
X
=
S
S
I
17
S
S
I
P
o
si
tio
n
M
o
n
ito
r
S
T
R
O
K
E
S
S
I
A
n
a
lo
g
u
e
o
u
tp
u
t
S
ca
le
d
f
o
r:
0
..
.
S
T
R
O
K
E
=
0
..
.
1
0
V
S
S
I
F
e
e
d
b
a
ck
P
o
si
tio
n
19
20
c