
Page 18
Epson Research and Development
Vancouver Design Center
SED1352
SDU1352B0C Rev. 1.0 Evaluation Board User Manual
X16-AN-002-09
Issue Date: 98/10/07
Figure 3: SDU1352B0C Rev. 1.0 Schematic Diagram (3 of 7)
Date:
December8,1995
Sheet
3
o
f
7
Size
DocumentNumber
REV
B
X16-SCH-002
1.0
Title
SDU1352BOC
S-MOSSYSTEMSINC.(VDC)
128k
128k
VD8
VD9
(IOBIT6)
(IOBIT5)
1
2
345
6
7
8
1 6
1 5
1 4
1 3
1 2
1 1
1 09
S1
SWDIP-8
1
1 0
R9I
10K
1
9
R9H
10K
1
8
1
2
R9A
10K
1
3
1
4
1
5
1
6
1
7
R3
10K
R4
10K
R5
10K
R6
10K
+5V
VD[0..15]
VA[0..15]
VD[0..15]
VD15
VD14
VD12
VD11
VD0
VD1
VD2
VD3
VD7
(IOBIT4)
(NOBYTESWAP)
(ISA)
(INDEXING)
(8BITBI)
A0
20
A1
19
A2
18
A3
17
A4
16
A5
15
A6
14
A7
13
A8
3
A9
2
A10
31
A11
1
A12
12
A13
4
A14
11
OE
32
DO1
21
DO2
22
DO3
23
DO4
25
DO5
26
DO6
27
DO7
28
DO8
29
A15
7
WE
5
CS1
30
CS2
6
VDD
8
VSS
24
A16
10
NC
9
U7
SRM20100LTM-70
+5V
+5V
VD8
VD9
VD10
VD11
VD12
VD13
VD14
VD15
VA0
VA1
VA2
VA3
VA4
VA5
VA6
VA7
VA8
VA9
VA10
VA11
VA12
VA13
VA14
VA15
VA0
VA1
VA2
VA3
VA4
VA5
VA6
VA7
VA8
VA9
VA10
VA11
VA12
VA13
VA14
VA15
VD0
VD1
VD2
VD3
VD4
VD5
VD6
VD7
+5V
A0
20
A1
19
A2
18
A3
17
A4
16
A5
15
A6
14
A7
13
A8
3
A9
2
A10
31
A11
1
A12
12
A13
4
A14
11
OE
32
DO1
21
DO2
22
DO3
23
DO4
25
DO5
26
DO6
27
DO7
28
DO8
29
A15
7
WE
5
CS1
30
CS2
6
VDD
8
VSS
24
A16
10
NC
9
U6
SRM20100L
TM-70
+5V
+12V
+12V
+5V
VSS
+5V
GND
/VOE
/VWE
/VCS0
/VOE
/VWE
/VCS0
/VCS1
/VCS1