84
www.xilinx.com
ML365 Virtex-II Pro QDR II SRAM Mem. Board
1-800-255-7778
UG066 (v1.0) June 29, 2004
Appendix 3:
Memory Board Schematics and Characterization Results
R
5
5
4
4
3
3
2
2
1
1
D
D
C
C
B
B
A
A
QDR_DREAD_C35
QDR_DREAD_C34
QDR_DREAD_C33
QDR_DREAD_C32
QDR_DREAD_C31
QDR_DREAD_C30
QDR_DREAD_C29
QDR_DREAD_C28
QDR_DREAD_C27
QDR_DREAD_C26
QDR_DREAD_C25
QDR_DREAD_C24
QDR_DREAD_C23
QDR_DREAD_C22
QDR_DREAD_C21
QDR_DREAD_C20
QDR_DREAD_C19
QDR_DREAD_C18
QDR_DREAD_C17
QDR_DREAD_C16
QDR_DREAD_C15
QDR_DREAD_C14
QDR_DREAD_C13
QDR_DREAD_C12
QDR_DREAD_C11
QDR_DREAD_C10
Q
D
R
_
DREAD_C9
Q
D
R
_
DREAD_C8
Q
D
R
_
DREAD_C7
Q
D
R
_
DREAD_C6
Q
D
R
_
DREAD_C5
Q
D
R
_
DREAD_C4
Q
D
R
_
DREAD_C3
Q
D
R
_
DREAD_C2
Q
D
R
_
DREAD_C1
Q
D
R
_
DREAD_C0
Q
D
R
_
D
R
EAD_C[35:0]
Q
D
R
_
C
Q
_n_C
QDR
_
C
Q
_
C
Q
D
R
_
C_DLL_n
QDR
_
C
_
Z
Q
Q
D
R
_
W
_n_C
QDR_R_n_C
QDR_K_C
Q
D
R_K_n_C
QDR_C_C
QDR_C_n_C
Q
D
R_SA_C0
Q
D
R_SA_C1
Q
D
R_SA_C2
Q
D
R_SA_C3
Q
D
R_SA_C4
Q
D
R_SA_C5
QDR_SA_C12
QDR_SA_C13
QDR_SA_C14
QDR_SA_C15
QDR_SA_C16
QDR_SA_C17
Q
D
R_SA_C6
Q
D
R_SA_C7
Q
D
R_SA_C8
Q
D
R_SA_C9
QDR_SA_C10
QDR_SA_C11
QDR_DW
RIT
E
_C[35:
0]
QDR_SA_C[1
7
:0]
QDR_DW
R
IT
E
_C
35
QDR_DW
R
IT
E
_C
34
QDR_DW
R
IT
E
_C
33
QDR_DW
R
IT
E
_C
32
QDR_DW
R
IT
E
_C
31
QDR_DW
R
IT
E
_C
30
QDR_DW
R
IT
E
_C
29
QDR_DW
R
IT
E
_C
28
QDR_DW
R
IT
E
_C
27
QDR_DW
R
IT
E
_C
26
QDR_DW
R
IT
E
_C
25
QDR_DW
R
IT
E
_C
24
QDR_DW
R
IT
E
_C
23
QDR_DW
R
IT
E
_C
22
QDR_DW
R
IT
E
_C
21
QDR_DW
R
IT
E
_C
20
QDR_DW
R
IT
E
_C
19
QDR_DW
R
IT
E
_C
18
QDR_DW
R
IT
E
_C
17
QDR_DW
R
IT
E
_C
16
QDR_DW
R
IT
E
_C
15
QDR_DW
R
IT
E
_C
14
QDR_DW
R
IT
E
_C
13
QDR_DW
R
IT
E
_C
12
QDR_DW
R
IT
E
_C
11
QDR_DW
R
IT
E
_C
10
QDR_DW
RI
TE
_
C
9
QDR_DW
RI
TE
_
C
8
QDR_DW
RI
TE
_
C
7
QDR_DW
RI
TE
_
C
6
QDR_DW
RI
TE
_
C
5
QDR_DW
RI
TE
_
C
4
QDR_DW
RI
TE
_
C
3
QDR_DW
RI
TE
_
C
2
QDR_DW
RI
TE
_
C
1
QDR_DW
RI
TE
_
C
0
Q
DR_BW
_n_C0
Q
DR_BW
_n_C1
Q
DR_BW
_n_C2
Q
DR_BW
_n_C3
QDR_BW
_n_C[
3:
0]
Q
DR_BW
_n_C0
Q
DR_BW
_n_C2
Q
DR_BW
_n_C0
Q
DR_BW
_n_C3
Q
DR_BW
_n_C1
Q
DR_BW
_n_C2
Q
DR_BW
_n_C1
Q
DR_BW
_n_C3
Q
D
R
_
D
R
EAD_C[35:0]
QDR
_
C
Q
_
C
Q
D
R
_
C
Q
_n_C
+0.9V_QD
R
+1.8V
GND_SI
G
N
A
L
QDR_R_n_C
QDR_K_C
Q
D
R_K_n_C
Q
D
R
_
W
_n_C
QDR_C_C
QDR_C_n_C
QDR_SA_C[1
7
:0]
QDR_DW
RIT
E
_C[35:
0]
QDR_BW
_n_C[
3:
0]
+1.8V
+1.8V
+0.9V_QD
R
+1.8V
+1.8V
+0.9V_QD
R
+1.8V
+1.8V
+1.8V
+1.8V
QDR_W
R
IT
E_C[
3
5
:0]
QDR_SA_C[1
7
:0]
Title
Si
z
e
Document Number
R
e
v
Da
te
:
S
h
eet
of
<Do
c
>
8
M
L365 QDR II SRAM
Inte
rf
ac
e
Bo
a
rd
B
92
8
01/22/04 09:07:
47
QDRII SRAM 3
ZQ impedance "tuning" set to 50 ohms
P22.1 to P22.2 = DLL enabled P22.3 to P22.2 = DLL off
P23.1 to P23.2 = min. Z P23.3 to P23.2 = 50 ohm Z
250MH
z -FC25
R497
10
0
R219
2
49 1%
R292
100
P23
H
E
A
DER 3
1
2
3
R498
10
0
R288
100
R488
10
0
R490
10
0
R216
1K
R494
10
0
R217
0
R293
100
R499
10
0
R289
100
R491
10
0
R218
0
R495
10
0
K7R323684M
FB
GA 165
1M x 36
4-word burst
U12
K7
R323684M
TDO
R1
TDI
R11
TCK
R2
TMS
R10
/Doff
H1
VREF1
H2
VDDQ1
H3
VDDQ2
E4
VDDQ3
F4
VDDQ4
G4
VDDQ5
H4
VDDQ6
J4
VDDQ7
K4
VDDQ9
E8
VDDQ10
F8
VDDQ11
G8
VDDQ12
H8
VDDQ13
J8
VDDQ14
K8
VDDQ15
L8
VDDQ16
H9
VDDQ8
L4
VREF2
H10
ZQ
H11
NC_SA_64Mb
A3
SA0
B4
SA2
C5
SA3
C7
SA1
B8
SA17
A9
SA11
R3
SA12
R4
SA7
P4
SA4
N5
SA8
P5
SA13
R5
SA5
N6
SA6
N7
SA9
P7
SA14
R7
SA15
R8
SA10
P8
CQ
A11
/CQ
A1
/K
A6
K
B6
SA16
R9
C
P6
/C
R6
/W
A4
/R
A8
D31
J1
D30
G1
Q30
F1
D23
J3
D21
F3
Q19
D3
D19
C3
Q23
K3
D25
M3
D12
J9
Q13
G9
D14
F9
Q15
E9
D16
C9
Q16
D9
D17
B9
NC1
C6
/BW3
B5
Q25
N3
Q32
K1
Q33
L1
D33
M1
D34
N1
Q35
P1
Q18
B2
Q28
C2
D29
E2
Q21
F2
Q31
J2
D32
K2
Q34
M2
D35
P2
D18
B3
D28
D1
D27
C1
Q27
B1
Q29
E1
Q12
K9
D11
L9
VDD1
F5
VDD2
G5
VDD3
H5
VDD4
J5
VDD5
K5
VDD6
F7
VDD7
G7
VDD8
H7
VDD9
J7
VDD10
K7
VSS25
N8
VSS24
M8
VSS23
D8
VSS22
C8
VSS21
M7
VSS16
L6
VSS17
M6
VSS18
D7
VSS19
E7
VSS20
L7
VSS11
F6
VSS12
G6
VSS13
H6
VSS14
J6
VSS15
K6
VSS6
E5
VSS7
L5
VSS8
M5
VSS9
D6
VSS10
E6
VSS1
C4
VSS3
M4
VSS4
N4
VSS5
D5
D2
M11
D4
J11
D6
E10
D8
C11
D20
D2
D22
G2
D24
L3
D26
N2
Q2
L11
Q4
J10
Q6
E11
Q8
B11
Q20
E3
Q22
G3
Q24
L2
Q26
P3
D10
M9
Q10
N9
Q9
P9
Q17
B10
Q7
C10
D15
D10
Q14
F10
D13
G10
D3
K10
Q11
L10
Q1
M10
D9
N10
D0
P10
D7
D11
Q5
F11
D5
G11
Q3
K11
D1
N11
Q0
P11
/BW0
B7
/BW2
A5
VSS_SA_128Mb
A10
VSS_SA_256Mb
A2
VSS2
D4
/BW1
A7
R500
10
0
R290
100
R492
10
0
R215
0
R496
10
0
R501
10
0
R291
100
R493
10
0
R489
10
0
P22
H
E
A
DER 3
1
2
3
C369
0.1uF
Product Not Recommended for New Designs