82
www.xilinx.com
ML365 Virtex-II Pro QDR II SRAM Mem. Board
1-800-255-7778
UG066 (v1.0) June 29, 2004
Appendix 3:
Memory Board Schematics and Characterization Results
R
5
5
4
4
3
3
2
2
1
1
D
D
C
C
B
B
A
A
QDR_B_DL
L
_
n
QDR_
B
_
ZQ
QDR_W
_
n
_
B
Q
D
R_R_n_B
QDR_K_B
Q
D
R
_
K_n_B
QDR_C_B
Q
D
R_C_n_B
QDR_DW
RIT
E
_
B
[35:
0]
Q
D
R
_
SA_B[17:0]
QDR_DW
RIT
E
_B35
QDR_DW
RIT
E
_B34
QDR_DW
RIT
E
_B33
QDR_DW
RIT
E
_B32
QDR_DW
RIT
E
_B31
QDR_DW
RIT
E
_B30
QDR_DW
RIT
E
_B29
QDR_DW
RIT
E
_B28
QDR_DW
RIT
E
_B27
QDR_DW
RIT
E
_B26
QDR_DW
RIT
E
_B25
QDR_DW
RIT
E
_B24
QDR_DW
RIT
E
_B23
QDR_DW
RIT
E
_B22
QDR_DW
RIT
E
_B21
QDR_DW
RIT
E
_B20
QDR_DW
RIT
E
_B14
QDR_DW
RIT
E
_B13
QDR_DW
RIT
E
_B12
QDR_DW
RIT
E
_B11
QDR_DW
RIT
E
_B10
Q
D
R_DW
RIT
E
_B9
Q
D
R_DW
RIT
E
_B8
Q
D
R_DW
RIT
E
_B7
Q
D
R_DW
RIT
E
_B6
Q
D
R_DW
RIT
E
_B5
Q
D
R_DW
RIT
E
_B4
QDR_DW
RIT
E
_B19
QDR_DW
RIT
E
_B18
QDR_DW
RIT
E
_B17
QDR_DW
RIT
E
_B16
QDR_DW
RIT
E
_B15
Q
D
R
_
SA_B7
Q
D
R
_
SA_B8
Q
D
R
_
SA_B9
Q
D
R
_
SA_B10
Q
D
R
_
SA_B11
Q
D
R
_
SA_B12
Q
D
R
_
SA_B13
Q
D
R
_
SA_B14
Q
D
R
_
SA_B15
Q
D
R
_
SA_B16
Q
D
R
_
SA_B17
Q
D
R
_
SA_B2
Q
D
R
_
SA_B3
Q
D
R
_
SA_B4
Q
D
R
_
SA_B5
Q
D
R
_
SA_B6
Q
D
R
_
B
W
_n_B0
Q
D
R
_
B
W
_n_B2
Q
D
R
_
SA_B0
Q
D
R
_
SA_B1
Q
D
R_DW
RIT
E
_B3
Q
D
R_DW
RIT
E
_B2
Q
D
R_DW
RIT
E
_B1
Q
D
R_DW
RIT
E
_B0
Q
D
R
_
D
R
EAD_B20
Q
D
R
_
D
R
EAD_B27
Q
D
R
_
D
R
EAD_B19
QDR_
C
Q
_
B
QDR_DREA
D
_
B
1
QDR_DREA
D
_
B
9
Q
D
R
_
D
R
EAD_B15
Q
D
R
_
D
R
EAD_B12
QDR_CQ_n_B
Q
D
R
_
D
R
EAD_B28
Q
D
R
_
D
R
EAD_B31
Q
D
R
_
D
R
EAD_B22
QDR_DREA
D
_
B
4
QDR_DREA
D
_
B
2
Q
D
R
_
D
R
EAD_B10
Q
D
R
_
D
R
EAD_B16
Q
D
R
_
D
R
EAD_B13
QDR_DREA
D
_
B
6
Q
D
R
_
D
R
EAD_B32
Q
D
R
_
D
R
EAD_B29
QDR_DREA
D
_
B
5
Q
D
R
_
D
R
EAD_B17
Q
D
R
_
D
R
EAD_B25
QDR_DREA
D
_
B
7
Q
D
R
_
D
R
EAD_B33
Q
D
R
_
D
R
EAD_B23
Q
D
R
_
D
R
EAD_B14
Q
D
R
_
D
R
EAD_B26
Q
D
R
_
D
R
EAD_B18
QDR_DREA
D
_
B
0
QDR_DREA
D
_
B
8
Q
D
R
_
D
R
EAD_B30
QDR_DREA
D
_
B
3
Q
D
R
_
D
R
EAD_B11
Q
D
R
_
D
R
EAD_B35
Q
D
R
_
D
R
EAD_B34
Q
D
R
_
D
R
EAD_B21
Q
D
R
_
D
R
EAD_B24
QDR_DREAD_B[35:0]
Q
D
R
_
B
W
_n_B[3:0]
Q
D
R
_
B
W
_n_B0
Q
D
R
_
B
W
_n_B1
Q
D
R
_
B
W
_n_B2
Q
D
R
_
B
W
_n_B3
Q
D
R
_
B
W
_n_B1
Q
D
R
_
B
W
_n_B3
Q
D
R
_
B
W
_n_B0
Q
D
R
_
B
W
_n_B1
Q
D
R
_
B
W
_n_B2
Q
D
R
_
B
W
_n_B3
+0.9V_QD
R
+1.8V
GND_SI
G
N
A
L
Q
D
R_R_n_B
QDR_K_B
Q
D
R
_
K_n_B
QDR_W
_n_
B
QDR_C_B
Q
D
R_C_n_B
Q
D
R
_
SA_B[17:0]
QDR_DW
RIT
E
_
B
[35:
0]
QDR_
C
Q
_
B
QDR_CQ_n_B
QDR_DREAD_B[35:0]
Q
D
R
_
B
W
_n_B[3:0]
+1.8V
+1.8V
+0.9V_QD
R
+1.8V
+1.8V
+0.9V_QD
R
+1.8V
+1.8V
+1.8V
+1.8V
QD
R
_
W
R
I
TE_B[35:0]
Q
D
R
_
SA_B[17:0]
Title
Si
z
e
Document Number
R
e
v
Da
te
:
S
h
eet
of
<Do
c
>
8
M
L365 QDR II SRAM
Inte
rf
ac
e
Bo
a
rd
B
72
8
01/22/04 09:07:
45
QDRII SRAM 2
ZQ impedance "tuning" set to 50 ohms
P20.1 to P20.2 = DLL enabled P20.3 to P20.2 = DLL off
P21.1 to P21.2 = min. Z P21.3 to P21.2 = 50 ohm Z
200MH
z -FC20
R482
10
0
C368
0.1uF
R487
10
0
R478
10
0
R285
100
K7R323684M
FB
GA 165
1M x 36
4-word burst
U11
K7
R323684M
TDO
R1
TDI
R11
TCK
R2
TMS
R10
/Doff
H1
VREF1
H2
VDDQ1
H3
VDDQ2
E4
VDDQ3
F4
VDDQ4
G4
VDDQ5
H4
VDDQ6
J4
VDDQ7
K4
VDDQ9
E8
VDDQ10
F8
VDDQ11
G8
VDDQ12
H8
VDDQ13
J8
VDDQ14
K8
VDDQ15
L8
VDDQ16
H9
VDDQ8
L4
VREF2
H10
ZQ
H11
NC_SA_64Mb
A3
SA0
B4
SA2
C5
SA3
C7
SA1
B8
SA17
A9
SA11
R3
SA12
R4
SA7
P4
SA4
N5
SA8
P5
SA13
R5
SA5
N6
SA6
N7
SA9
P7
SA14
R7
SA15
R8
SA10
P8
CQ
A11
/CQ
A1
/K
A6
K
B6
SA16
R9
C
P6
/C
R6
/W
A4
/R
A8
D31
J1
D30
G1
Q30
F1
D23
J3
D21
F3
Q19
D3
D19
C3
Q23
K3
D25
M3
D12
J9
Q13
G9
D14
F9
Q15
E9
D16
C9
Q16
D9
D17
B9
NC1
C6
/BW3
B5
Q25
N3
Q32
K1
Q33
L1
D33
M1
D34
N1
Q35
P1
Q18
B2
Q28
C2
D29
E2
Q21
F2
Q31
J2
D32
K2
Q34
M2
D35
P2
D18
B3
D28
D1
D27
C1
Q27
B1
Q29
E1
Q12
K9
D11
L9
VDD1
F5
VDD2
G5
VDD3
H5
VDD4
J5
VDD5
K5
VDD6
F7
VDD7
G7
VDD8
H7
VDD9
J7
VDD10
K7
VSS25
N8
VSS24
M8
VSS23
D8
VSS22
C8
VSS21
M7
VSS16
L6
VSS17
M6
VSS18
D7
VSS19
E7
VSS20
L7
VSS11
F6
VSS12
G6
VSS13
H6
VSS14
J6
VSS15
K6
VSS6
E5
VSS7
L5
VSS8
M5
VSS9
D6
VSS10
E6
VSS1
C4
VSS3
M4
VSS4
N4
VSS5
D5
D2
M11
D4
J11
D6
E10
D8
C11
D20
D2
D22
G2
D24
L3
D26
N2
Q2
L11
Q4
J10
Q6
E11
Q8
B11
Q20
E3
Q22
G3
Q24
L2
Q26
P3
D10
M9
Q10
N9
Q9
P9
Q17
B10
Q7
C10
D15
D10
Q14
F10
D13
G10
D3
K10
Q11
L10
Q1
M10
D9
N10
D0
P10
D7
D11
Q5
F11
D5
G11
Q3
K11
D1
N11
Q0
P11
/BW0
B7
/BW2
A5
VSS_SA_128Mb
A10
VSS_SA_256Mb
A2
VSS2
D4
/BW1
A7
R483
10
0
R484
10
0
P21
H
E
A
DER 3
1
2
3
R479
10
0
P20
H
E
A
DER 3
1
2
3
R286
100
R475
10
0
R282
100
R158
0
R480
10
0
R157
1K
R474
10
0
R287
100
R485
10
0
R159
0
R476
10
0
R283
100
R156
0
R481
10
0
R160
2
49 1%
R486
10
0
R477
10
0
R284
100
Product Not Recommended for New Designs