Register Map
AD1200 Reference
Figure 3-17. TIMEREX Register.
_____________________________
ÚÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄ¿
³ýýýýý
TIMEREX Timer Counter Extended Mode Register.
ý³
ÃÄÄÄÄÂÄÄÄÄÄÄÄÂÄÄÄÄÄÄÄÂÄÄÄÄÄÄÄÂÄÄÄÄÄÄÄÂÄÄÄÄÄÄÄÂÄÄÄÄÄÄÄÂÄÄÄÄÄÄÄÂÄÄÄÄÄÄ´
³
³ý
BIT
ý
7
ý³ý
BIT
ý
6
ý³ý
BIT
ý
5
ý³ý
BIT
ý
4
ý³ý
BIT
ý
3
ý³ý
BIT
ý
2
ý³ý
BIT
ý
1
ý³ý
BIT
ý
0
³
ÃÄÄÄÄÅÄÄÄÄÄÄÄÅÄÄÄÄÄÄÄÅÄÄÄÄÄÄÄÅÄÄÄÄÄÄÄÅÄÄÄÄÄÄÄÅÄÄÄÄÄÄÄÅÄÄÄÄÄÄÄÅÄÄÄÄÄÄ´
³
021F
³
XMODE
³
XMODE
³
TIMER
³
TIMER
³
TIMER
³
TIMER
³
TIMER
³
TIMER
³
³ý
Hex
³ý
7
ý³ý
6
ý³ý
5
ý³ý
4
ý³ý
3
ý³ý
2
ý³ý
1
ý³ý
0
ý³
³ýýýý³ý
R/W
ý³ý
R/W
ý³ý
R/W
ý³ý
R/W
ý³ý
R/W
ý³ý
R/W
ý³ý
R/W
ý³ý
R/W
ý³
ÀÄÄÄÄÁÄÄÄÄÄÄÄÁÄÄÄÄÄÄÄÁÄÄÄÄÄÄÄÁÄÄÄÄÄÄÄÁÄÄÄÄÄÄÄÁÄÄÄÄÄÄÄÁÄÄÄÄÄÄÄÁÄÄÄÄÄÄÙ
Bits 0-5, TIMER Pacer Clock Divisor Bits.
Read/Write.
_____________________________________
___________
The lower 6 bits of the TIMEREX register, TIMER 0-5,
are used to select the pacer clock frequency. The bit pattern
written selects the divisor factor applied to the fundamental
frequency, as given in the following table. The source of the
fundamental clock frequency is either the on board 600kHz
oscillator or a user supplied external clock and is chosen by the
MODE 0 & 1 bits in the ADCSR register.
When strobing the A/D converter do not choose pacer clock
frequencies above the maximum throughput of the converter.
eg 30kHz
for AD1211 and AD1221
eg 100kHz
for AD1200/01, AD1210 and AD1210
Do not exceed the throughputs of the D/A converters, DAC0 and
DAC1, or the Digital i/o port when using pacer clock strobes in
the AD1200 cards Extended Modes.
eg 100kHz
for AD1200 D/A converters DAC0 or DAC1
eg
1MHz
for AD1200 Digital Input or Output ports
Chapter 3
Page 67