Register Map
AD1200 Reference
Figure 3-21. 8254 Counter Timer Register Map.
_________________________________________
ÚÄÄÄÄÄÄÄÄÄÄÂÄÄÄÄÄÄÄÄÄÂÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄ¿
³
ADDRESS
³ý
DEFAULT
ý³ý
REGISTER
ýýýýýýýýýý
ýý³
³
OFFSET
ýýýý³ý
ADDRESS
ý³
ýýýýýýýýýýý
ýýýýýýýýýý
ýý³
ÃÄÄÄÄÄÄÄÄÄÄÅÄÄÄÄÄÄÄÄÄÅÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄ´
³ý
0000
ý
R/W
ý³ý
0210
ý
Hex
³
COUNTER 0 REGISTER
ý
ý³
³ý
0001
ý
R/W
ý³ý
0211
ý
Hex
³
COUNTER 1 REGISTER
³
³ý
0002
ý
R/W
ý³ý
0212
ý
Hex
³
COUNTER 2 REGISTER
ý³
³ý
0003
ý
W
ý³ý
0213
ý
Hex
³
CONTROL WORD REGISTER WRITE ONLY
ý³
ÀÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÙ
Counter 0 is not used on the A/D board. Its i/o pins are shared with
the digital input port pins 34, 35, 36. Counter 0, counts pulses on
the CLK 0 input, pin 24, when the GATE 0 pins is high, pin 35. Its
output is via pin 36 of the 50 way IDC connector, provided the OUT VIA
PIN 36 jumper pin as been set.
A CLK pulse is defined as a rising edge, then a falling edge, in that
order of the CLK input. A trigger pulse is a rising edge on the GATE
input.
Counters 1 and 2 are dedicated to AD trigger functions, and provided
the XMODE bit 7 is set, can be used instead of the Pacer clock as the
source of strobes to start conversions on the A/D converter.
Chapter 3
Page 71