UM10462
All information provided in this document is subject to legal disclaimers.
© NXP B.V. 2016. All rights reserved.
User manual
Rev. 5.5 — 21 December 2016
520 of 523
NXP Semiconductors
UM10462
Chapter 25: Supplementary information
Echo <setting> . . . . . . . . . . . . . . . . . . . . . . . 402
Write to RAM <start address>
<number of bytes> . . . . . . . . . . . . . . . . . . . . 402
Read Memory <address> <no. of bytes> . . . 403
Copy RAM to flash <Flash address> <RAM
address> <no of bytes> . . . . . . . . . . . . . . . . 404
Go <address> <mode>. . . . . . . . . . . . . . . . . 405
20.13.10 Blank check sector(s) <sector number> <end
sector number>. . . . . . . . . . . . . . . . . . . . . . . 407
20.13.11 Read Part Identification number . . . . . . . . . . 407
20.13.12 Read Boot code version number . . . . . . . . . 408
20.13.13 Compare
<no of bytes> . . . . . . . . . . . . . . . . . . . . . . . . 408
IAP commands . . . . . . . . . . . . . . . . . . . . . . . . 410
Prepare sector(s) for write operation . . . . . . 412
Copy RAM to flash . . . . . . . . . . . . . . . . . . . . 412
Erase Sector(s). . . . . . . . . . . . . . . . . . . . . . . 413
Blank check sector(s) . . . . . . . . . . . . . . . . . . 414
Read Part Identification number . . . . . . . . . . 414
Read Boot code version number . . . . . . . . . 414
<no of bytes> . . . . . . . . . . . . . . . . . . . . . . . . 415
Reinvoke ISP . . . . . . . . . . . . . . . . . . . . . . . . 415
ReadUID . . . . . . . . . . . . . . . . . . . . . . . . . . . 415
20.14.10 Erase page. . . . . . . . . . . . . . . . . . . . . . . . . . 416
20.14.11 Write EEPROM . . . . . . . . . . . . . . . . . . . . . . 416
20.14.12 Read EEPROM . . . . . . . . . . . . . . . . . . . . . . 416
20.14.13 IAP Status codes . . . . . . . . . . . . . . . . . . . . . 417
Debug notes . . . . . . . . . . . . . . . . . . . . . . . . . 417
Comparing flash images . . . . . . . . . . . . . . . 417
Register description . . . . . . . . . . . . . . . . . . . 418
EEPROM BIST start address register . . . . . 418
EEPROM BIST stop address register . . . . . 418
signature register . . . . . . . . . . . . 419
Flash controller registers . . . . . . . . . . . . . . . 419
20.16.4.1 Flash memory access register . . . . . . . . . . . 419
20.16.4.2 Flash signature generation . . . . . . . . . . . . . 420
20.16.4.3 Signature generation address and control
registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . 420
20.16.4.4 Signature generation result registers . . . . . . 421
20.16.4.5 Flash module status register . . . . . . . . . . . . 421
20.16.4.6 Flash module status clear register . . . . . . . 422
20.16.4.7 Algorithm and procedure for signature
Chapter 21: LPC11U3x/2x/1x Serial Wire Debugger (SWD)
How to read this chapter . . . . . . . . . . . . . . . . 424
Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 424
Introduction . . . . . . . . . . . . . . . . . . . . . . . . . . 424
Description . . . . . . . . . . . . . . . . . . . . . . . . . . . 424
Pin description . . . . . . . . . . . . . . . . . . . . . . . 424
Functional description . . . . . . . . . . . . . . . . . 425
Debug limitations . . . . . . . . . . . . . . . . . . . . . 425
Debug connections for SWD . . . . . . . . . . . . 425
Boundary scan . . . . . . . . . . . . . . . . . . . . . . . 426
Chapter 22: LPC11U3x/2x/1x Integer division routines
How to read this chapter . . . . . . . . . . . . . . . . 427
Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 427
Description . . . . . . . . . . . . . . . . . . . . . . . . . . . 427
Examples . . . . . . . . . . . . . . . . . . . . . . . . . . . . 428
Initialization . . . . . . . . . . . . . . . . . . . . . . . . . 428
Signed division. . . . . . . . . . . . . . . . . . . . . . . 428
Unsigned division with remainder . . . . . . . . 429
Chapter 23: LPC11U3x/2x/1x I/O Handler
How to read this chapter . . . . . . . . . . . . . . . . 430
Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 430
Basic configuration . . . . . . . . . . . . . . . . . . . . 430
Description . . . . . . . . . . . . . . . . . . . . . . . . . . . 430
Register description . . . . . . . . . . . . . . . . . . . 430
Examples . . . . . . . . . . . . . . . . . . . . . . . . . . . . 430
I/O Handler software library applications . . . 430
S. . . . . . . . . . . . . . . . . . . . . . . 431
23.6.1.2 I/O Handler UART . . . . . . . . . . . . . . . . . . . . 431
23.6.1.3 I/O Handler I
C. . . . . . . . . . . . . . . . . . . . . . . 431
23.6.1.4 I/O Handler DMA . . . . . . . . . . . . . . . . . . . . . 431
Chapter 24: LPC11U3x/2x/1x Appendix ARM Cortex-M0
Introduction . . . . . . . . . . . . . . . . . . . . . . . . . . 432
System-level interface . . . . . . . . . . . . . . . . . 433
debug . . . . . . . . . . . 433
Cortex-M0 processor features summary . . . 433
core peripherals . . . . . . . . . . . . . 433
Processor. . . . . . . . . . . . . . . . . . . . . . . . . . . . 434