VC707 Evaluation Board
13
UG885 (v1.2) February 1, 2013
Feature Descriptions
F14
DDR3_D22
50
DQ22
G14
DDR3_D23
52
DQ23
B14
DDR3_D24
57
DQ24
C13
DDR3_D25
59
DQ25
B16
DDR3_D26
67
DQ26
D15
DDR3_D27
69
DQ27
D13
DDR3_D28
56
DQ28
E12
DDR3_D29
58
DQ29
C16
DDR3_D30
68
DQ30
D16
DDR3_D31
70
DQ31
A24
DDR3_D32
129
DQ32
B23
DDR3_D33
131
DQ33
B27
DDR3_D34
141
DQ34
B26
DDR3_D35
143
DQ35
A22
DDR3_D36
130
DQ36
B22
DDR3_D37
132
DQ37
A25
DDR3_D38
140
DQ38
C24
DDR3_D39
142
DQ39
E24
DDR3_D40
147
DQ40
D23
DDR3_D41
149
DQ41
D26
DDR3_D42
157
DQ42
C25
DDR3_D43
159
DQ43
E23
DDR3_D44
146
DQ44
D22
DDR3_D45
148
DQ45
F22
DDR3_D46
158
DQ46
E22
DDR3_D47
160
DQ47
A30
DDR3_D48
163
DQ48
D27
DDR3_D49
165
DQ49
A29
DDR3_D50
175
DQ50
C28
DDR3_D51
177
DQ51
D28
DDR3_D52
164
DQ52
B31
DDR3_D53
166
DQ53
Table 1-4:
DDR3 Memory Connections to the FPGA
(Cont’d)
FPGA (U1)
Pin
Net Name
J1 DDR3 Memory
Pin Number
Pin Name