
RM0453 Rev 2
33/1454
RM0453
Contents
43
32.6.21 RTC alarm A binary mode register (RTC_ALRABINR) . . . . . . . . . . . 1030
32.6.22 RTC alarm B binary mode register (RTC_ALRBBINR) . . . . . . . . . . . 1030
Tamper and backup registers (TAMP) . . . . . . . . . . . . . . . . . . . . . . . . 1033
TAMP functional description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1034
TAMP block diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1034
TAMP pins and internal signals . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1035
TAMP register write protection . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1036
TAMP low-power modes . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1038
TAMP control register 1 (TAMP_CR1) . . . . . . . . . . . . . . . . . . . . . . . . 1039
TAMP control register 2 (TAMP_CR2) . . . . . . . . . . . . . . . . . . . . . . . . 1040
TAMP control register 3 (TAMP_CR3) . . . . . . . . . . . . . . . . . . . . . . . . 1041
TAMP filter control register (TAMP_FLTCR) . . . . . . . . . . . . . . . . . . . 1042
TAMP interrupt enable register (TAMP_IER) . . . . . . . . . . . . . . . . . . . 1043
TAMP status register (TAMP_SR) . . . . . . . . . . . . . . . . . . . . . . . . . . . 1044
TAMP masked interrupt status register (TAMP_MISR) . . . . . . . . . . . 1045
TAMP status clear register (TAMP_SCR) . . . . . . . . . . . . . . . . . . . . . 1046
TAMP monotonic counter register (TAMP_COUNTR) . . . . . . . . . . . . 1048
33.6.10 TAMP backup x register (TAMP_BKPxR) . . . . . . . . . . . . . . . . . . . . . 1048
Inter-integrated circuit (I2C) interface . . . . . . . . . . . . . . . . . . . . . . . . 1050
I2C block diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1052
I2C pins and internal signals . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1053
I2C clock requirements . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1053