EN 185
3139 785 31681
DTTM: FRONT END
7.
Circuit Diagrams and PWB Layouts
B
M
B
H
C
S
O
C
S
O
C
S
O
L
L
P
5
3
3
D
O
M
/
F
R
T
M
T
U
O
T
M
N
I
F
R
B
L
MPEG-TS (PARALLEL)
I2C
MPEG-TS (SERIAL)
MPEG-TS (SERIAL)
JTAG
M
O
C
T
U
O
N
I
C
S
O
1
0
1
2
E
L
C
S
C
W
A
D
S
z
H
M
4
1
1
H
7
4
6
F
1
1
H
9
4
6
F
4
I
0
5
6
F
2
C
1
5
6
F
7
E
2
5
6
F
1
1
C
3
5
6
F
4
1
D
4
5
6
F
C
N
2
R
C
N
K
0
1
5
E
9
1
6
F
2
1
E
0
2
6
F
5
F
1
2
6
F
8
F
2
2
6
F
1
1
F
3
2
6
F
8
F
4
2
6
F
1
1
F
5
2
6
F
1
1
F
6
2
6
F
8
F
7
2
6
F
1
1
F
8
2
6
F
8
F
9
2
6
F
1
1
F
0
3
6
F
7
F
1
3
6
F
8
F
2
3
6
F
8
G
4
3
6
F
M
D
F
O
C
6
B
5
0
6
7
4
C
3
0
6
F
5
C
4
0
6
F
3
C
5
0
6
F
4
D
6
0
6
F
4
D
7
0
6
F
4
D
8
0
6
F
5
D
9
0
6
F
8
E
0
1
6
F
2
1
E
1
1
6
F
2
1
E
2
1
6
F
4
E
3
1
6
F
5
E
4
1
6
F
6
E
5
1
6
F
2
1
E
6
1
6
F
2
1
E
7
1
6
F
5
E
8
1
6
F
7
K
4
R
E
D
O
C
E
D
L
E
N
N
A
H
C
D
N
E
T
N
O
R
F
3
E
2
0
6
4
5
E
3
0
6
4
3
I
4
0
6
4
7
C
5
0
6
4
5
C
6
0
6
4
8
C
7
0
6
4
8
C
8
0
6
4
8
F
9
0
6
4
2
1
C
1
0
6
5
2
C
2
0
6
5
3
1
D
3
0
6
5
4
H
4
0
6
5
7
B
5
0
6
5
6
D
6
0
6
5
1
D
7
0
3
7
2
E
A
-
0
0
6
7
2
F
B
-
0
0
6
7
7
D
2
0
6
7
9
D
3
0
6
7
4
H
4
0
6
7
7
C
9
3
6
3
8
C
0
4
6
3
1
1
G
1
-
1
4
6
3
1
1
G
2
-
1
4
6
3
1
1
G
3
-
1
4
6
3
1
1
F
4
-
1
4
6
3
1
1
G
1
-
2
4
6
3
1
1
G
2
-
2
4
6
3
1
1
G
3
-
2
4
6
3
1
1
G
4
-
2
4
6
3
8
G
3
4
6
3
1
1
G
1
-
4
4
6
3
1
1
G
2
-
4
4
6
3
1
1
G
3
-
4
4
6
3
8
F
5
4
6
3
7
E
1
2
6
3
2
E
2
2
6
3
6
E
3
2
6
3
6
E
4
2
6
3
5
E
5
2
6
3
5
F
7
2
6
3
5
F
8
2
6
3
8
F
9
2
6
3
8
G
0
3
6
3
5
G
1
3
6
3
5
G
2
3
6
3
8
G
3
3
6
3
8
G
4
3
6
3
8
G
5
3
6
3
5
H
6
3
6
3
5
H
7
3
6
3
3
I
8
3
6
3
0
1
1
1
0
K
0
1
C
N
C
N
7
K
4
0
A
C
1
R
1
A
C
4
C
9
0
6
3
6
D
0
1
6
3
7
D
1
1
6
3
7
D
2
1
6
3
4
D
3
1
6
3
7
D
4
1
6
3
4
D
5
1
6
3
5
E
6
1
6
3
6
E
7
1
6
3
7
E
8
1
6
3
1
1
E
9
1
6
3
1
E
0
2
6
3
0
0
1
1
D
4
2
6
2
1
1
D
5
2
6
2
3
1
D
6
2
6
2
7
D
7
2
6
2
2
E
9
2
6
2
5
E
0
3
6
2
6
E
1
3
6
2
1
E
2
3
6
2
7
E
3
3
6
2
6
F
4
3
6
2
5
F
5
3
6
2
4
H
8
3
6
2
2
E
9
3
6
2
7
B
0
4
6
2
4
C
8
0
6
3
S
T
I
B
S
S
E
R
D
D
A
C
2
I
1
9
C
8
0
6
2
9
C
9
0
6
2
0
1
C
0
1
6
2
0
1
C
1
1
6
2
0
1
C
2
1
6
2
1
1
C
3
1
6
2
1
1
C
4
1
6
2
1
1
C
5
1
6
2
2
C
6
1
6
2
2
C
7
1
6
2
8
D
8
1
6
2
7
D
9
1
6
2
8
D
1
2
6
2
6
D
2
2
6
2
1
1
D
3
2
6
2
4
1
3
1
A
B
C
D
E
F
G
H
I
A
B
C
D
E
F
G
H
4
1
3
1
2
1
1
1
0
1
9
8
7
6
5
4
3
2
1
2
1
1
1
0
1
9
8
7
6
5
4
3
2
1
4
OPTION
N
O
I
T
P
O
M
O
R
P
E
E
N
O
I
T
P
O
N
O
I
T
P
O
N
O
I
T
P
O
N
O
I
T
P
O
N
O
I
T
P
O
N
O
I
T
P
O
I
2
A
2
0
6
1
2
D
0
2
3
2
4
C
6
0
6
2
4
C
7
0
6
2
D
3
9
3
M
L
A
-
0
0
6
7
3
2
1
8
R
0
0
1
0
3
6
3
8
1
6
2
n
0
0
1
R
3
3
5
4
4
-
1
4
6
3
2
0
6
4
VTUN
11
XTAL
10
7
4
6
F
8
1
6
NC
PLL
7
RF-OUT
1
SCL
8
SDA
9
VID
4
VMOD
2
5
AUD
3
IF-1
14
15
IF-2
IF-AGC
13
IF-OUT
12
6
1
7
1
9
1
2
0
6
1
P
H
I
/
L
A
6
1
3
1
D
T
AGC
8
1
K
0
1
5
4
6
3
R
3
3
1
-
4
4
6
3
2612
100n
100n
2613
4
0
6
5
3
1
6
F
6
0
6
5
2
0
6
5
4K7
3618
16V
47u
2616
3
0
6
4
100n
2624
4
2
VSS6
5
1
VSS7
7
3
6
VSSA_ADC
6
5
VSSA_OSC
8
5
VSS_PLL_ADC
N
I
X
4
5
T
U
O
X
5
5
VDDA18_OSC
VDDA18_PLL
7
5
0
6
VDDA33_ADC
7
4
VDDE33_1
4
3
VDDE33_2
9
1
VDDE33_3
0
5
VDDI18_1
2
4
VDDI18_2
2
2
VDDI18_3
5
VDDI18_4
M
I
V
1
6
P
I
V
2
6
VSS1
2
5
VSS2
5
4
VSS3
0
4
VSS4
9
2
VSS5
2
3
O
D
_
S
1
3
K
L
C
O
_
S
8
2
C
N
Y
S
P
_
S
7
2
R
O
C
N
U
_
S
K
C
T
8
1
I
D
T
7
1
O
D
T
0
2
2
1
T
S
E
T
S
M
T
6
1
T
S
R
T
4
1
R
O
C
N
U
3
3
9
5
VDD18_PLL_ADC
4
6
VDD33_ADC
3
5
7
O
D
9
4
I
R
E
S
N
E
3
1
0
O
I
P
G
1
2
3
2
1
O
I
P
G
2
O
I
P
G
5
2
6
2
3
O
I
P
G
K
L
C
O
7
3
C
N
Y
S
P
5
3
K
L
C
A
S
1
5
0
R
D
D
A
S
1
1
1
R
D
D
A
S
0
1
L
C
S
6
N
U
T
_
L
C
S
3
A
D
S
8
4
N
U
T
_
A
D
S
0
3
N
E
D
_
S
2
F
I
_
C
G
A
N
U
T
_
C
G
A
1
9
_
R
L
C
N
E
D
6
3
0
O
D
8
3
1
O
D
9
3
2
O
D
1
4
3
O
D
3
4
4
O
D
4
4
5
O
D
6
4
6
O
D
8
4
3
0
6
7
T
H
6
4
0
0
1
A
D
T
4K7
3617
K
0
1
8
3
6
3
9
2
6
F
2
3
6
F
R
0
7
4
1
1
6
3
R
3
3
5
4
4
-
2
4
6
3
0
K
1
4
2
6
3
2615
47u
16V
R
0
0
1
4
3
6
3
5
0
6
F
100R
3609
1
3
6
F
2
2
6
2
n
0
0
1
2
5
6
F
R
3
3
7
2
0
2
6
F
2
-
2
4
6
3
9
0
6
4
1K0
7
2
6
F
3640
3
4
6
3
K
0
1
2610
100n
100n
2607
9
1
6
F
9
4
6
F
2
1
6
F
100K
3627
2625
100n
3
2
6
F
4K7
3615
n
0
0
1
1
3
6
2
R
3
3
3
-
1
4
6
3
6
3
n
0
0
1
1
2
6
2
4606
4
2
6
F
5605
220R
3612
100n
2611
n
0
0
1
0
3
6
2
2
2
6
3
9
3
6
3
0
K
1
K
0
0
1
2
2
6
F
F608
4608
7
2
8
1
R
3
3
2
-
1
4
6
3
R
3
3
1
-
1
4
6
3
7
3636
100R
2
-
4
4
6
3
R
3
3
2
4K7
R
3
3
3
-
4
4
6
3
6
3
3620
100n
2608
0
3
6
F
2617
100n
4607
8
2
6
F
1
5
6
F
9
2
6
3
R
3
3
5
0
6
4
n
0
0
1
9
3
6
2
3628
100K
2623
100n
5
3
6
3
R
0
0
1
5
1
6
F
4
1
6
F
100R
2K7
3631
3608
100n
2614
K
0
2
2
0
1
6
3
7
2
6
2
9
1
6
2
n
0
0
1
n
0
0
1
4
0
6
F
0
1
6
F
F606
100n
4
3
6
F
3
5
6
F
2638
4
5
6
F
9
2
6
2
n
0
0
1
3
0
6
5
F607
5
0
6
7
2
D
N
G
3
T
U
O
1
S
T
4
D
D
V
n
0
0
1
0
4
6
2
L
F
1
3
-
O
X
F
2606
100u
2320
100u
16
T
D
C
0
5
F
L
2
3
1
7
0
3
7
6
2
6
F
5
2
6
F
100n
2632
R
3
3
6
3
3
-
2
4
6
3
2609
100n
4
0
6
4
K
0
0
1
3
2
6
3
8
1
6
F
F609
2
35
4
n
0
0
1
4
0
U
G
1
C
V
L
4
7
2
0
6
7
4
3
6
2
680K
3616
3613
K
0
1
4K7
8
1
1
-
2
4
6
3
1
2
6
3
R
3
3
1
2
6
F
R
3
3
R
0
3
3
4
1
6
3
9
1
6
3
0
5
6
F
100R
2626
47u
3637
16V
5
6
7
8
4
1
1
6
F
D
3
9
3
M
L
B
-
0
0
6
7
3
3
6
3
R
0
0
1
3
3
6
2
10p
2635
n
0
0
1
1
0
6
5
100K
3625
7
1
6
F
6
5
8
4
7
6
1
6
F
M
O
R
P
E
E
Φ
)
8
x
K
2
3
(
1
2
3
F603
6
N
M
W
B
-
6
5
2
4
2
M
4
0
6
7
3632
2K7
)
7
(
A
T
A
D
_
S
T
n
a
e
l
c
V
5
+
O
J
O
M
_
Z
H
M
4
E
F
3
V
3
+
I2C_TDA_SDA
E
F
3
V
3
+
E
F
3
V
3
+
T
U
O
_
P
M
O
C
5
1
V
6
+
n
a
e
l
c
V
5
+
C
N
Y
S
_
S
T
K
C
O
L
_
E
F
P
W
_
M
O
R
P
E
E
_
p
s
d
y
b
t
s
V
5
+
n
a
e
l
c
V
5
+
n
a
e
l
c
V
5
+
V
5
+
V
5
+
I2C_TDA_SCL
}
R
O
C
N
U
,
C
N
Y
S
_
S
T
,
D
I
L
A
V
_
S
T
,
K
L
C
_
S
T
,
)
7
:
0
(
A
T
A
D
_
S
T
{
)
4
(
A
T
A
D
_
S
T
)
5
(
A
T
A
D
_
S
T
)
6
(
A
T
A
D
_
S
T
V
5
+
A
D
S
_
A
D
T
_
C
2
I
V
5
+
V
5
+
n
a
e
l
c
V
5
+
E
F
8
V
1
+
3
V
3
+
E
F
3
V
3
+
)
0
(
A
T
A
D
_
S
T
)
1
(
A
T
A
D
_
S
T
)
2
(
A
T
A
D
_
S
T
)
3
(
A
T
A
D
_
S
T
T
U
O
_
P
M
O
C
V
5
+
n
a
e
l
c
V
5
+
K
L
C
_
S
T
D
I
L
A
V
_
S
T
n
_
E
F
_
T
E
S
E
R
K
C
T
_
G
A
T
J
I
D
T
_
6
4
0
0
1
O
D
T
_
6
4
0
0
1
S
M
T
_
G
A
T
J
T
S
R
T
_
G
A
T
J
E
F
8
V
1
+
E
F
3
V
3
+
E
F
3
V
3
+
E
F
3
V
3
+
A
D
S
_
L
A
C
O
L
_
C
2
I
L
C
S
_
L
A
C
O
L
_
C
2
I
L
C
S
_
A
D
T
_
C
2
I
3104_123_4406_sh130_sh6.pdf 2004-04-27