EN 152
3139 785 31681
7.
Circuit Diagrams and PWB Layouts
Analog: Control Unit (CU)
RESET
VASS
INT3
INT2
INT4
INT5
XTIN
XTOUT
SCL
V
P9<0:7>
V
SO1
5
6
7
6
5
4
3
2
29
28
27
26
25
24
2
3
4
TC1
SCK0
0
1
2
3
4
5
6
SI1
SCK1
DVO
TEST
VKK
VDD
VAREF
14
13
12
11
10
9
8
SDA
22
TC3
P1<0:7>
STOP
P2<0:2>
SI0
SO0
P3<0:2>
AIN
31
30
P5<0:3>
PD<0:4>
V3
P6<0:7>
V
P7<0:7>
V
P8<0:7>
23
16
21
20
19
18
17
P4<0:7>
AIN
1
0
15
VSS
PDO
2
1
XTAL
P0<0:7>
PPG
PWM
TC4
13
12
11
10
7
INT0
INT1
TC2
VCC
GND
NC
RESET
%
1
L
E
N
A
P
T
N
O
R
F
ot/
m
orf
12VSTBY
GND
GND
HDD_LED
SCL_5V
FAN_P
VOT
---
BKILL
H
I
1100 C9
1101 F8
1911 A1
1913 C1
1914 H1
1915 G14
1916 D1
1917 E14
2100 A8
2101 A10
2102 A11
2103 A11
2104 A4
2105 B6
2106 B11
2107 B10
2108 B7
2109 H9
1
2
3
4
5
6
7
8
9
10
---
2k2
from PS
3171
for RECEIVER or DTTM only
2
N
A
F
ot
Version Detect
%
1
11
12
13
14
1
2
3
4
5
6
7
8
9
10
11
12
13
14
2k2
IPOR_R
A
B
C
D
E
F
G
H
I
A
B
C
D
E
F
G
SDA_LCM
IRES_S
for EPG only
%
1
not used
d
e
s
u t
o
n
2110 C1
2111 H9
2112 F7
2113 F7
2114 G4
2115 G2
2116 G2
2117 H7
2118 D9
2119 I14
2120 I13
2121 E2
2122 H6
2123 F2
2124 E3
2125 B10
2126 E7
2127 E13
3100 A7
3101 A10
3102 A7
3103 B6
3104 B9
3105 A2
3106 A2
yl
n
o
R
E
VI
E
C
E
R
r
of
d
e
s
u t
o
n
0
0
1
1
N
N
O
C
R
E
T
S
A
L
B
RI
O
T
5VSTBY
not used
3107 A3
3108 A3
3109 C6
3111 H13
3112 C2
3113 D3
3115 D3
*
CS_LCM
%
1
-50p
IPOR_R
3116 D2
3117 D9
3118 D9
3121 D8
3122 D3
3123 E1
3124 E1
3125 E7
3126 E4
3127 F2
3128 F2
3129 F1
3130 F6
3131 F6
3132 F2
3133 F9
3134 F8
3135 E4
3136 F9
3137 G5
from DIGIO
---
VERSIONS
GND
not used
2k2
to DIGIO
3138 G2
3139 G2
3140 G6
3141 G3
3142 G2
3143 G4
3144 G7
3145 G1
3146 G7
3147 G7
3148 G7
3149 H7
3150 H7
3151 H8
3152 H8
3153 H8
3154 H8
3155 H8
3156 H9
3158 H3
3159 A5
3160 A3
3161 D2
3162 E3
1%
---
E1
for MOBO
V
OI
m
orf
E4
DC_LCM
SCL_LCM
A
OI
ot
3163 D6
3164 G5
3165 H5
3166 E4
3168 I3
3170 D12
3171 D12
3172 D12
3173 E12
3174 E12
3175 E12
3176 E12
3177 E12
3178 E12
3179 F12
3180 E6
3181 C7
3182 B7
3183 B6
3184 B7
3185 C7
3186 C8
3187 A3
3170
RESETn
5VSTBY2
3188 A6
3189 E9
3190 G11
3191 G11
3192 G11
3193 G12
3194 G12
3195 G12
3196 F12
3197 A2
3198 A2
3270 B12
3271 B12
3272 B13
3273 B13
3274 C12
3275 C13
3276 C13
3277 C14
3278 D14
3279 F11
3280 B3
3281 H9
3282 C13
3283 C12
4101 G13
4102 H13
4103 B3
4104 C3
d
a
e
B
*
45
V
OI
m
orf
3172
from DAC_ADC
1%
---
delete for RECEIVER
1%
5100 B10
6100 A11
6101 A7
6102 B6
6106 G3
6110 B13
6111 C14
6112 C14
7100 A4
7101 A8
7102 C6
7104 D1
7105 D2
7108 C11
7109 F2
7111 H4
7112 B7
7113 C8
7114 I3
7115 I3
7120 B13
7121 B13
1
N
A
F
ot
2k2
N.C.
to PS,MSP
V
OI
ot/
m
orf
from IOV
7122 B12
7123 C13
7124 C13
7125 D14
F100 E6
F1102 A2
F1103 A2
F1104 A2
F1105 A2
F1108 B2
F1109 B2
F1111 B2
F1112 B2
F1113 B2
F1114 B2
F1115 B2
F1116 B2
F1117 B2
F1118 B2
F1119 B2
F1120 B2
F1121 A3
F1124 B13
F1125 E14
F1126 E14
F1127 E14
*
REC_LED
yl
n
o
M
T
T
D
r
of
*
D
R
A
O
B
L
A
TI
GI
D
ot/
m
orf
TPClock
N.C.
RESET_LCM
to DIGIO
P
S
M,
V
OI,
V
F
ot
to PS
F1128 E14
F1129 E14
F1130 B12
F1131 C12
F1132 C13
F1133 D13
F1134 B13
F1208 H13
F1209 G13
F124 A11
F125 C10
F126 A10
F1301 C1
F1302 C1
F1401 H1
F1402 H1
F1403 H1
F1404 H1
F1405 H1
F1406 H1
%
1
GND
dr
a
o
B
M
T
T
D
r
o
C
D
A
_
C
A
D
ot
P
S
M,
V
OI,
V
F
ot
INT1
LED+
INT1
FAN_P
KEY3
dr
a
o
B
V
A
X
U
A
ot/
m
orf
*
F1407 H1
F1408 H1
I101 A8
I102 A7
I103 C9
I104 C9
I107 D2
I108 D3
I110 E9
I112 E9
I113 F9
I114 F2
I115 F8
I117 F8
I118 G4
I119 E9
I120 E2
5NSTBY
5V
E
M
O
F
m
orf
SDA_5V
SDA_5V
BKILL
E2
V
OI
m
orf
SCL0
G
O
R
P
ot
d
e
s
u t
o
n
I123 F2
F1112
3117
100R
Control Unit CU
3
7
2
3
7
K
4
p
2
2
9
1
1
2
100R
3105
5VSTBY
9
5
1
3
0
K
1
F1406
77
10
13
9
3
8
3
0
4
8
7
7
9
8
66
67
68
69
70
71
72
73
74
75
76
56
57
58
59
60
61
62
63
64
65
45
46
47
48
49
50
51
52
53
54
55
32
33
34
35
36
37
41
42
43
44
11
23
24
25
26
27
28
29
30
31
6
15
16
17
18
19
20
21
22
14
12
79
80
1
2
3
4
5
Φ
MICROPROCESSOR
TMP87PM74ZFG
7108
5VSTBY2
47K
3107
5V
3
5
1
3
K
0
1
3
8
2
3
7
K
4
1
K
5
3
1
1
3
F1405
2
1
1
6
7
V
4
C-
4
8
3
X
Z
B
7
K
4
5
7
2
3
3276
4K7
2113
18p
33K
3121
0
1
1
2
V
5
2
u
0
1
2
0
1
4
5VSTBY
F1117
5
5
1
3
0
K
1
5VSTBY
3
K
3
6
2
1
3
7
K
4
6
5
1
3
V
3.
6
u
7
4
7
0
1
2
10
2
3
4
5
6
7
8
9
10FMN-BTK-A
1914
1
6p0
2126
3133
100R
10K
3197
5VSTBY2
3158
1K0
1
2
1
0
1
4
1916
B2B-EH-A
F1108
1
3
1
3
9
K
3
F1102
F1111
BAT54 COL
6106
K
7
4
2
8
1
3
I117
n
0
0
1
9
0
1
2
0
0
1
3
K
0
1
10K
3115
3280
2K2
2
8
2
3
7
K
4
2
0
1I
1
8
2
3
R
0
0
1
0
M
8
0
0
1
1
18p
2112
1K0
3168
12VSTBY
12VSTBY
220K
3183
F1131
F1130
0
K
1
2
5
1
3
1
2
3
4
5
6
7
1915
07FMN-BTRK-A
7104
BC327-25
1
2
3V3STBY
5
2
1
F
3
4
5
6
7
8
B2B-EH-A
1913
1917
08FMN-BTK-A
1
2
F1402
I119
I104
p
0
2
2
5
0
1
2
3106
100R
5VSTBY
8
K
6
0
5
1
3
7
K
4
2
6
1
3
I114
12VSTBY
1K0
3125
PDTC124EU
7111
3141
1K0
I101
3101
10K
I110
0
1
1
6
1
V
9
C-
4
8
3
X
Z
B
BC817-25
7124
5VSTBY
I103
BC817-25
7122
2
K
2
7
4
1
3
6
1
1
2
p
0
0
1
100R
3144
F1105
F124
3146
100R
BSN20
7114
F1209
4K7
3274
5V
3V3STBY
F1132
K
7
2
3
0
1
3
5VSTBY
BC847BW
7102
10K
3196
3118
100R
5VSTBY
F1104
9
3
1
3
K
0
0
1
K
0
0
1
3174
2K2
3
4
1
3
4
6
1
3
0
M
1
0
0
1
5
4K7
3278
I113
3177
2K2
I118
3123
100R
2
7
2
3
R
0
8
6
F1116
3180
1K0
7113
BC847BW
2K2
3176
I112
K
0
1
4
5
1
3
5VSTBY
F126
R
0
2
2
9
0
1
3
5VSTBY
3198
10K
8
2
1
3
7
K
4
p
0
0
1
5
1
1
2
K
0
1
7
3
1
3
12VSTBY
I123
12VSTBY
BAT54 COL
6101
5VSTBY
F1404
5VSTBY
3108
910R
5V
F1115
F1128
0
3
1
3
3V3SW
F1301
9
K
3
4K7
3279
5NSTBY
5VSTBY
R
0
0
1
1
1
1
3
8
4
1
3
2
K
2
F1119
5VSTBY
K
0
8
6
3
9
1
3
2
9
1
3
K
0
8
6
150R
3129
9
K
3
2
1
1
3
1
6
1
3
R
0
1
9
2121
100n
5V
0
2
1
2
p
2
2
100R
3136
K
0
1
7
2
1
3
8
V
6
C-
4
8
3
X
Z
B
1
1
1
6
3270
4K7
1
8
1
3
K
7
4
5VSTBY2
2K2
3171
7101
PDTC124EU
p
0
2
2
8
0
1
2
F1401
K
2
8
4
8
1
3
3142
1K0
2
M
2
5
8
1
3
I120
F1407
3170
2K2
I108
6
6
1
3
K
0
1
5VSTBY
BC847BW
7105
5
6
1
3
0
M
1
5V
n
0
0
1
220n
2100
F1302
5
2
1
2
10K
3189
F1114
F1113
F1208
VGNSTBY
33K
3163
n
0
0
1
6
0
1
2
3124
1K0
I107
3V3SW
p
0
0
1
3
2
1
2
4
1
1
2
n
0
0
1
n
0
1
7
1
1
2
3179
2K2
K
0
8
6
4
9
1
3
5
9
1
3
7
K
4
7125
BC817-25
10K
3160
K
0
1
4
0
1
3
5
3
1
3
K
0
1
5VSTBY
7109
BC857BW
F1127
VGNSTBY
2K2
3175
F1133
F1120
5VSTBY
5V
7
K
4
6
8
1
3
K
0
0
1
8
3
1
3
7115
BSN20
1
0
1
2
n
0
1
12VSTBY
F1103
4104
4
0
1
2
n
0
0
1
2K2
3178
7
K
4
9
4
1
3
F100
0
K
1
2
3
1
3
K
0
8
6
0
9
1
3
1K0
3145
3173
2K2
I115
7
K
4
5VSTBY
5VSTBY
W
S
3
V
3
2
2
1
3
F1134
2
2
1
2
n
0
1
1
0
1
1
8
6
7
K
2
3
BC847BW
7112
4
5
6
7
8
9
5VSTBY
16
17
18
19
2
20
21
22
3
22FMN-BTRK-A
1911
1
10
11
12
13
14
15
F1408
V
3.
6
u
7
4
3
0
1
2
BC817-25
7121
3187
10K
7
7
2
3
7
K
4
0
6
7
T
A
B
3172
2K2
0
0
1
6
12VSTBY
W
S
3
V
3
BC807-25
7120
8
8
1
3
R
0
0
1
1
2
3
4
5
5VSTBY
NCP301LSN
7100
F1403
3V3STBY
2118
100n
470R
3102
1
5
1
3
0
K
1
p
0
0
1
4
2
1
2
7
2
1
2
n
0
0
1
F1126
F1129
F1124
BAS316
6102
1K0
3116
1
9
1
3
K
0
8
6
1
1
1
2
n
0
0
1
12VSTBY
F1125
V
5.
5
m
0
2
2
2
0
1
2
4103
F1121
F1118
7
K
4
1
7
2
3
F1109
10K
3140
7123
BC817-25
100R
3134
5VSTBY
F_IROUT
IPOR1
CSN_F
LCM_DIM_1
LED+
KEY3
LED_DIM_OFF
KEY3
TRAY_LED_LEFT
TRAY_LED_LEFT
4WAY_LED
4WAY_LED
LED+
CSN_F
SCL_F
SDA_F
HDD_LED
1
R
O
PI
REC_LED
HDD_LED
REC_LED
TRAY_LED_LEFT
4WAY_LED
LCM_DIM_2
LCM_DIM_3
RESET_LCM
CS_LCM
SCL_LCM
DC_LCM
LCM_DIM_1
SDA_LCM
LED_DIM_OFF
LCM_DIM_3
F_IROUT
SCL_F
SDA_F
LCM_DIM_2
STBY_LED
STBY_LED
CS_LCM
RESET_LCM
DC_LCM
SCL_LCM
SDA_LCM
VOT
LED+
TEMP_SENSE
RC
DD_ON
BKILL
V
5
_
L
C
S
INT
V
5
_
A
D
S
2
C
S
8
I
F
S
W
E
M
O
F
U
W
1
C
S
A
E
T
U
MI
KEY2
KEY1
O
R
PI
D_IROUT
FAN_N
FAN_N
FB
FB
STBY_LED
STBY
IROUT
RESET
RXD
GLINK_RXD
GLINK_TXD
TXD
SDA0
SCL0
0
5
P
anabd_3139_243_32324_a2_sh10.pdf 2005-09-12