2A
3A
4A
5A
6A
7A
8A
1A
2B
3B
4B
5B
6B
7B
8B
1B
2C
3C
4C
5C
6C
7C
8C
1C
2D
3D
4D
5D
6D
7D
8D
1D
2E
3E
4E
5E
6E
7E
8E
1E
2F
3F
4F
5F
6F
7F
8F
1F
RAM1_A[12]
RAM1_A[11]
RAM1_A[9]
RAM1_RASX
RAM1_CASX
RAM1_WEX
RAM1_CLKX
RAM1_CLK
RAM1_CKE
RAM1_DM[2]
RAM1_DM[3]
RAM1_DQS[2]
RAM1_DQ[23]
RAM1_DQ[24]
RAM1_DQS[3]
RAM1_DQ[22]
RAM1_DQ[21]
RAM1_DQ[26]
RAM1_DQ[25]
RAM1_DQ[20]
RAM1_DQ[19]
RAM1_DQ[28]
RAM1_DQ[27]
RAM1_DQ[18]
RAM1_DQ[17]
RAM1_DQ[30]
RAM1_DQ[29]
RAM1_DQ[16]
RAM1_DQ[31]
RAM1_DQ[0]
RAM1_DQ[15]
RAM1_DQ[2]
RAM1_DQ[1]
RAM1_DQ[14]
RAM1_DQ[13]
RAM1_DQ[4]
RAM1_DQ[3]
RAM1_DQ[12]
RAM1_DQ[11]
RAM1_DQ[6]
RAM1_DQ[5]
RAM1_DQ[10]
RAM1_DQ[9]
RAM1_CSX
RAM1_BA[0]
RAM1_BA[1]
RAM1_A[6]
RAM1_A[7]
RAM1_A[8]
RAM1_A[10]
RAM1_A[0]
RAM1_A[1]
RAM1_A[4]
RAM1_A[5]
RAM1_DM[1]
RAM1_A[2]
RAM1_DM[0]
RAM1_A[3]
RAM1_DQS[1]
RAM1_DQ[8]
RAM1_DQ[7]
RAM1_DQS[0]
RAM0_DQ[27]
RAM0_DQ[9]
RAM0_DQ[8]
RAM0_DQ[6]
RAM0_DQS[0]
RAM0_CLK
RAM0_DQ[0]
RAM0_DQ[21]
RAM0_DQ[20]
RAM0_A[8]
RAM0_A[4]
RAM0_A[0]
RAM0_CKE
RAM0_DQ[3]
RAM0_A[6]
RAM0_DQ[12]
RAM0_CASX
RAM0_DQS[1]
RAM0_DQ[26]
RAM0_DM[2]
RAM0_DQ[22]
RAM0_DQ[10]
RAM0_CLKX
RAM0_CSX
RAM0_A[2]
RAM0_DM[1]
RAM0_A[3]
RAM0_BA[0]
RAM0_DQ[24]
RAM0_DQS[2]
RAM0_DM[3]
RAM0_DQ[31]
RAM0_DQ[15]
RAM0_DQ[23]
RAM0_DQ[18]
RAM0_DQ[28]
RAM0_DM[0]
RAM0_DQ[29]
RAM0_DQ[19]
RAM0_A[10]
RAM0_WEX
RAM0_A[12]
RAM0_DQ[25]
RAM0_DQ[11]
RAM0_A[1]
RAM0_A[9]
RAM0_A[7]
RAM0_BA[1]
RAM0_A[5]
RAM0_DQ[16]
RAM0_DQ[1]
RAM0_DQ[17]
RAM0_DQ[2]
RAM0_A[11]
RAM0_DQS[3]
RAM0_RASX
RAM0_DQ[13]
RAM0_DQ[30]
RAM0_DQ[7]
RAM0_DQ[14]
RAM0_DQ[4]
RAM0_DQ[5]
RESETX
ARM_D[9]
LAN_REQ
ARM_D[2]
ARM_D[12]
ARM_D[1]
ARM_A[7]
ARM_MWE_N
SYS_RESET
ARM_A[4]
ARM_MOE_N
ARM_D[0]
ARM_D[14]
ARM_A[1]
ARM_D[5]
ARM_A[3]
LAN_ATTACH
ARM_A[2]
ARM_A[6]
ARM_D[6]
CS_LAN
ARM_D[15]
ARM_D[4]
ARM_D[13]
ARM_D[11]
ARM_D[8]
ARM_A[5]
ARM_D[3]
ARM_D[7]
ARM_D[10]
ARM_A[1]
ARM_D[0]
ARM_D[2]
ARM_D[5]
ARM_D[7]
ARM_A[17]
CS_FLASH256M
ARM_D[8]
ARM_D[10]
ARM_D[12]
ARM_D[14]
ARM_MOE_N
ARM_D[9]
ARM_D[11]
ARM_D[13]
ARM_D[15]
ARM_D[1]
ARM_D[3]
ARM_D[4]
ARM_A[23]
ARM_A[13]
ARM_A[9]
ARM_A[18]
ARM_A[5]
ARM_A[14]
ARM_A[10]
ARM_MWE_N
ARM_A[8]
ARM_A[4]
ARM_A[16]
ARM_A[12]
ARM_A[20]
ARM_A[21]
ARM_A[6]
ARM_A[2]
ARM_A[24]
ARM_A[15]
ARM_A[11]
ARM_A[22]
ARM_A[19]
ARM_A[7]
ARM_A[3]
ARM_D[11]
ARM_D[12]
ARM_D[1]
ARM_D[2]
ARM_D[13]
ARM_D[14]
ARM_D[0]
ARM_D[15]
ARM_D[6]
ARM_D[4]
ARM_D[3]
ARM_D[10]
ARM_D[9]
ARM_D[6]
ARM_D[5]
ARM_D[8]
ARM_MDQM[0]
ARM_D[7]
ARM_MDQM[1]
SDRAM_CLK
ARM_MCKE_N
ARM_MCAS_N
ARM_MRAS_N
ARM_MDWE_N
ARM_A[12]
ARM_A[11]
ARM_A[9]
ARM_A[14]
ARM_A[15]
ARM_A[2]
ARM_A[3]
ARM_A[4]
ARM_A[5]
CS_SDRAM
ARM_A[8]
ARM_A[7]
ARM_A[6]
ARM_A[0]
ARM_A[1]
ARM_A[10]
RAM0_CLK
RAM0_CLKX
RAM0_CKE
RAM0_WEX
RAM0_RASX
RAM0_CASX
RAM0_CSX
RAM0_A[0-12]
RAM0_BA[0,1]
RAM0_DQS[0-3]
RAM0_DQ[0-31]
RAM0_DM[0-3]
RAM1_CSX
RAM1_DM[0-3]
RAM1_RASX
RAM1_CASX
RAM1_CLK
RAM1_BA[0,1]
RAM1_WEX
RAM1_DQS[0-3]
RAM1_DQ[0-31]
RAM1_CLKX
RAM1_A[0-12]
RAM1_CKE
GND
C3025
0.01/16
C3026
0.01/16
C3027
0.01/16
C3028
0.01/16
C3029
0.01/16
C3031
0.01/16
C3030
0.01/16
C3023
0.01/16
C3024
0.01/16
C3019
0.01/16
C3020
0.01/16
C3021
0.01/16
C3022
0.01/16
C3016
0.01/16
C3009
0.01/16
C3010
0.01/16
C3005
0.01/16
GND
C3006
0.01/16
C3011
0.01/16
C3007
0.01/16
C3012
0.01/16
C3008
0.01/16
C3013
0.01/16
C3014
0.01/16
C3015
0.01/16
C3017
0.01/16
ARM_A[1-24]
ARM_D[0-15]
ARM_MWE_N
GND
GND
C3000
0.01/16
C3003
0.01/16
C3001
0.01/16
C3004
10/6.3
ARM_MOE_N
I3000
FLASH MEMORY
A1
NC1
A2
A3
A3
A7
A4
RY/BY#
A5
WE#
A6
A9
A7
A13
A8
NC2
B1
NC3
B2
A4
B3
A17
B4
WP#/ACC
E5
DQ5
E6
DQ7
E7
A16
E8
VSS1[1]
F1
VIO2
F2
CE#
F3
DQ8
F4
DQ10
F5
DQ12
F6
DQ14
F7
BYTE#
F8
NC7
C8
A23
C7
A14
C6
A10
C5
A21
C4
A18
C3
A6
C2
A2
C1
NC4
B8
A22
B7
A12
E4
DQ2
E3
DQ0
E2
A0
E1
NC6
D8
VIO1
D7
A15
D6
A11
D5
A19
D4
A20
D2
A1
D1
NC5
B5
RESET#
B6
A8
D3
A5
G1
NC8
G2
OE#
G3
DQ9
G4
DQ11
G5
VCC
G6
DQ13
G7
DQ15/A-1
G8
NC9
H1
NC10
H2
VSS1[2]
H3
DQ1
H4
DQ3
H5
DQ4
H6
DQ6
H7
VSS2
H8
NC11
R3032
10K
TP3000
CS_FLASH256M
RESETX
R3026
0
R3009
10K
C3V_SYS
C1.8V_DRAM
C3032
10/6.3
C3018
10/6.3
C3040
10/6.3
ARM_A[0-12,14,15]
TP3001
GND
ARM_D[0-15]
C3039
0.01/16
I3002
A1
VSS1
A2
DQ31
A3
VSSQ1
A7
VDDQ1
A8
DQ16
A9
VDD1
B1
VDDQ2
B2
DQ29
B3
DQ30
B7
DQ17
B8
DQ18
B9
VSSQ2
G1
CKE
G2
CK
G3
/CK
G7
/WE
G8
/CAS
G9
/RAS
H1
A9
H2
A11
H3
A12
H7
/CS
H8
BA0
H9
BA1
D9
VSSQ4
D8
DQ22
D7
DQ21
D3
DQ26
D2
DQ25
D1
VDDQ4
C9
VDDQ3
C8
DQ20
C7
DQ19
C3
DQ28
F9
VSS2
F8
DM2
F7
NC2
F3
NC1
F2
DM3
F1
VDD2
E9
VDDQ5
E8
DQS2
E7
DQ23
E2
DQS3
E1
VSSQ5
C1
VSSQ3
C2
DQ27
E3
DQ24
J1
A6
J2
A7
J3
A8
J7
A10
J8
A0
J9
A1
K1
A4
K2
DM1
K3
A5
K7
A2
K8
DM0
K9
A3
L1
VSSQ6
L2
DQS1
L3
DQ8
L7
DQ7
L8
DQS0
L9
VDDQ6
M1
VDDQ7
M2
DQ9
M3
DQ10
M7
DQ5
M8
DQ6
M9
VSSQ7
N1
VSSQ8
N2
DQ11
N3
DQ12
N7
DQ3
N8
DQ4
N9
VDDQ8
P1
VDDQ9
P2
DQ13
P3
DQ14
P7
DQ1
P8
DQ2
P9
VSSQ9
R1
VSS3
R2
DQ15
R3
VSSQ10
R7
VDDQ10
R8
DQ0
R9
VDD3
I3001
DDR SDRAM
DDR SDRAM
SDRAM
A1
VSS1
A2
DQ31
A3
VSSQ1
A7
VDDQ1
A8
DQ16
A9
VDD1
B1
VDDQ2
B2
DQ29
B3
DQ30
B7
DQ17
B8
DQ18
B9
VSSQ2
G1
CKE
G2
CK
G3
/CK
G7
/WE
G8
/CAS
G9
/RAS
H1
A9
H2
A11
H3
A12
H7
/CS
H8
BA0
H9
BA1
D9
VSSQ4
D8
DQ22
D7
DQ21
D3
DQ26
D2
DQ25
D1
VDDQ4
C9
VDDQ3
C8
DQ20
C7
DQ19
C3
DQ28
F9
VSS2
F8
DM2
F7
NC2
F3
NC1
F2
DM3
F1
VDD2
E9
VDDQ5
E8
DQS2
E7
DQ23
E2
DQS3
E1
VSSQ5
C1
VSSQ3
C2
DQ27
E3
DQ24
J1
A6
J2
A7
J3
A8
J7
A10
J8
A0
J9
A1
K1
A4
K2
DM1
K3
A5
K7
A2
K8
DM0
K9
A3
L1
VSSQ6
L2
DQS1
L3
DQ8
L7
DQ7
L8
DQS0
L9
VDDQ6
M1
VDDQ7
M2
DQ9
M3
DQ10
M7
DQ5
M8
DQ6
M9
VSSQ7
N1
VSSQ8
N2
DQ11
N3
DQ12
N7
DQ3
N8
DQ4
N9
VDDQ8
P1
VDDQ9
P2
DQ13
P3
DQ14
P7
DQ1
P8
DQ2
P9
VSSQ9
R1
VSS3
R2
DQ15
R3
VSSQ10
R7
VDDQ10
R8
DQ0
R9
VDD3
C3033
0.01/16
C3034
0.01/16
C3035
0.01/16
C3036
0.01/16
C3037
0.01/16
C3038
0.01/16
CS_SDRAM
ARM_MCKE_N
ARM_MDWE_N
ARM_MRAS_N
ARM_MCAS_N
SDRAM_CLK
ARM_MDQM[0,1]
C1.8V
GND
CS_LAN
LAN_ATTACH
SYS_RESET
I3003
A1
VSS1
A2
DQ15
A3
VSSQ1
A7
VDDQ1
A8
DQ0
A9
VDD1
B1
DQ14
B2
DQ13
B3
VDDQ2
B7
VSSQ2
B8
DQ2
B9
DQ1
G1
A12
G2
A11
G3
A9
G7
BA0
G8
BA1
G9
CS_L
H1
A8
H2
A7
H3
A6
H7
A0
H8
A1
H9
A10
D9
DQ5
D8
DQ6
D7
VSSQ4
D3
VDDQ4
D2
DQ9
D1
DQ10
C9
DQ3
C8
DQ4
C7
VDDQ3
C3
VSSQ3
F9
WE_L
F8
RAS_L
F7
CAS_L
F3
CKE
F2
CLK
F1
UDQM
E9
DQ7
E8
LDQM
E7
VDD2
E2
NC
E1
DQ8
C1
DQ12
C2
DQ11
E3
VSS2
J1
VSS3
J2
A5
J3
A4
J7
A3
J8
A2
J9
VDD3
GND
TP3002
TP3003
TP3004
TP3005
TP3006
TP3007
TP3008
TP3009
TP3010
TP3011
TP3012
TP3013
TP3014
TP3015
TP3016
TP3017
TP3018
TP3019
TP3020
TP3021
TP3022
TP3023
TP3024
TP3025
TP3026
TP3027
TP3028
TP3029
TP3030
TP3031
TP3032
TP3033
TP3034
TP3035
TP3036
L3000
BM00131R
L3001
BM00131
R
To
CODEC(8D)
To
CODEC
(8D)
To
CODEC
(8B)
To
I/O
(8D)
To
I/O
(8F)
To
I/O
(8C)
To
REGULATOR
(8E)
To
CODEC
(8B)
To
CODEC
(1D)
The following shows the neme of circuit and plug to
which signal is connected and the address:
To MAIN
(3A)
VIDEO
Name of citcuit
diagram
Address
MEMORY [MAN]
4
3
2
1
A
B
C
D
E
F
A
B
C
D
E
F
8
7
6
5
4
3
2
1
8
7
6
5
S-8 MEMORY [MAN]
N
S - 8