![Alpha Data XRM(2)-DAC-D4/1G User Manual Download Page 80](http://html1.mh-extra.com/html/alpha-data/xrm-2-dac-d4-1g/xrm-2-dac-d4-1g_user-manual_2905503080.webp)
XRM(2)-DAC-D4/1G User Guide
V2.2 - Mar 8, 2018
4.25 I_ARBWRITE_REG (0x18)
Writes to this register are copied into the IARB memory to form two 16 bit samples, with the earliest sample in
the lower word.
D31 to D24:
D31 bit D15 of 16-bit sample number N+1
D30 bit D14
D29 bit D13
D28 bit D12
D27 bit D11
D26 bit D10
D25 bit D9
D24 bit D8
D23 to D16:
D23 bit D7 of 16-bit sample number N+1
D22 bit D6
D21 bit D5
D20 bit D4
D19 bit D3
D18 bit D2
D17 bit D1
D16 bit D0, LSB of 16-bit sample number N+1
D15 to D8:
D15 bit D15 of 16-bit sample number N
D14 bit D14
D13 bit D13
D12 bit D12
D11 bit D11
D10 bit D10
D9
N/A
D8
N/A
D7 to D0:
D7
bit D7 of 16-bit sample number N
D6
bit D6
D5
bit D5
D4
bit D4
D3
bit D3
Page 76
Register Description
xrm-dac-d4-1g-manual_v2_2.pdf