![Alpha Data XRM(2)-DAC-D4/1G User Manual Download Page 60](http://html1.mh-extra.com/html/alpha-data/xrm-2-dac-d4-1g/xrm-2-dac-d4-1g_user-manual_2905503060.webp)
XRM(2)-DAC-D4/1G User Guide
V2.2 - Mar 8, 2018
4.15 I_DDSINIT_REG(0x0E)
This register provides a mechanism to specify the phase offset of the I channel from that of the default 0
degrees when operating with the DDS signal (sine) selected. Data is scaled in the same way as frequency
increments
The DDS generator has a 32-bit phase accumulator; a value of 0x8000_0000 corresponds to a phase offset of
180 degrees. The initial phase offset is given by:
Phase = 360 degrees * RegVal/(2
32
)
where RegVal is the register setting
D31 to D24:
D31 D31 DDS phase msb
D30 D30 DDS phase bit
D29 D29 DDS phase bit
D28 D28 DDS phase bit
D27 D27 DDS phase bit
D26 D26 DDS phase bit
D25 D25 DDS phase bit
D24 D24 DDS phase bit
D23 to D16:
D23 D23 DDS phase bit
D22 D22 DDS phase bit
D21 D21 DDS phase bit
D20 D20 DDS phase bit
D19 D19 DDS phase bit
D18 D18 DDS phase bit
D17 D17 DDS phase bit
D16 D16 DDS phase bit
D15 to D8:
D15 D15 DDS phase bit
D14 D14 DDS phase bit
D13 D13 DDS phase bit
D12 D12 DDS phase bit
D11 D11 DDS phase bit
D10 D10 DDS phase bit
D9
D9 DDS phase bit
D8
D8 DDS phase bit
D7 to D0:
D7
D7 DDS phase bit
Page 56
Register Description
xrm-dac-d4-1g-manual_v2_2.pdf