25
LatticeECP3 Serial Protocol Board – Revision E
User’s Guide
Table 27.
DDR2 Memory
Signal
FPGA Pin
DDR2 Memory
Signal
FPGA Pin
U32-B9
DQ31
AM4
U25,U32-M8
A0
R4
U32-B1
DQ30
AL4
U25,U32-M3
A1
R1
U32-D9
DQ29
AM5
U25,U32-M7
A2
R2
U32-D1
DQ28
AL5
U25,U32-N2
A3
P10
U32-D3
DQ27
AJ6
U25,U32-N8
A4
P9
U32-D7
DQ26
AJ5
U25,U32-N3
A5
R5
U32-C2
DQ25
AM3
U25,U32-N7
A6
R7
U32-C8
DQ24
AN3
U25,U32-P2
A7
H4
U32-F9
DQ23
AK3
U25,U32-P8
A8
H5
U32-F1
DQ22
AL3
U25,U32-P3
A9
R10
U32-H9
DQ21
AP3
U25,U32-M2
A10
U8
U32-H1
DQ20
AP2
U25,U32-P7
A11
G5
U32-H3
DQ19
AD8
U25,U32-R2
A12
G4
U32-H7
DQ18
AD9
U25,U32-K2
CE0#
U9
U32-G2
DQ17
AN2
U25,U32-K3
WE#
T4
U32-G8
DQ16
AN1
U25,U32-K7
RAS#
R8
U25-B9
DQ15
AA5
U25,U32-L7
CAS#
T7
U25-B1
DQ14
AB1
U25,U32-K9
ODT0
R3
U25-D9
DQ13
AB2
U25,U32-L8
CS0#
T3
U25-D1
DQ12
AA3
U25,U32-L2
BA0
T6
U25-D3
DQ11
AA4
U25,U32-L3
BA1
T5
U25-D7
DQ10
AA7
U25-J8
K
T2
U25-C2
DQ9
Y7
U25-K8
K#
T1
U25-C8
DQ8
AA1
U32-J8
K COPY
AD4
U25-F9
DQ7
Y8
U32-K8
K COPY#
AD3
U25-F1
DQ6
Y1
U25-F3
DM0
W2
U25-H9
DQ5
Y2
U25-B3
DM1
AA2
U25-H1
DQ4
W3
U32-F3
DM2
AJ4
U25-H3
DQ3
W4
U32-B3
DM3
AP5
U25-H7
DQ2
W9
U25-F7
DQS0
W6
U25-G2
DQ1
W8
U25-F8
DQS0#
Y6
U25-G8
DQ0
W1
U25-B7
DQS1
AA10
U25-A8
DQS1#
AB9
U32-F7
DQS2
AJ3
U32-F8
DQS2#
AL3
U32-B7
DQS3
AM6
U32-A8
DQS3#
AN6
DDR2 Memory Interface Connections