User’s Manual
11-1
05.99
Index
C513AO
11
Index
A
AC . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3-9
ACC . . . . . . . . . . . . . . . . . . . . . . . . . 3-6, 3-9
ALE signal . . . . . . . . . . . . . . . . . . . . . . . 4-4
B
B . . . . . . . . . . . . . . . . . . . . . . . . . . . 3-6, 3-9
Basic CPU timing . . . . . . . . . . . . . . . . . 2-4
Block diagram . . . . . . . . . . . . . . . . 2-2, 10-1
BRS0 . . . . . . . . . . . . . . . . . . . . . . . . . . 6-53
BRS1 . . . . . . . . . . . . . . . . . . . . . . . . . . 6-53
BRS2 . . . . . . . . . . . . . . . . . . . . . . . . . . 6-53
C
C/T . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3-8
C/T2 . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3-9
CP/RL2 . . . . . . . . . . . . . . . . . . . . . 3-9, 6-23
CPHA . . . . . . . . . . . . . . . . . . . . . . . . . 6-53
CPOL . . . . . . . . . . . . . . . . . . . . . . . . . . 6-53
CPU
Accumulator . . . . . . . . . . . . . . . . . . . . 2-2
B register . . . . . . . . . . . . . . . . . . . . . . 2-3
Basic timing . . . . . . . . . . . . . . . . . . . . 2-4
Program status word . . . . . . . . . . . . . 2-2
Stack pointer . . . . . . . . . . . . . . . . . . . 2-3
CY . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3-9
D
Data memory . . . . . . . . . . . . . . . . . . . . . 3-2
DCEN . . . . . . . . . . . . . . . . . . . . . . . . . . 3-9
DPH . . . . . . . . . . . . . . . . . . . . . . . . . 3-6, 3-8
DPL . . . . . . . . . . . . . . . . . . . . . . . . . 3-6, 3-8
E
EA . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3-8
EALE . . . . . . . . . . . . . . . . . . . . . . . 1-10, 3-8
Emulation concept . . . . . . . . . . . . . . . . . 4-5
ES . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3-8
ET0 . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3-8
ET1 . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3-8
ET2 . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3-8
EWPD . . . . . . . . . . . . . . . . . . . . . . . . . . 3-8
EX0 . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3-8
EX1 . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3-8
Execution of instructions . . . . . . . . . . . . 2-5
EXEN2 . . . . . . . . . . . . . . . . . . . . . . . . . . 3-9
EXF2 . . . . . . . . . . . . . . . . . . . . . . . . . . . 3-9
External bus interface . . . . . . . . . . . 4-1–4-4
ALE signal . . . . . . . . . . . . . . . . . . . . . .4-4
ALE switch-off control . . . . . . . . . . . . .4-4
Overlapping of data/program memory 4-3
Program memory access . . . . . . . . . .4-3
Program/data memory timing . . . . . . .4-2
PSEN signal . . . . . . . . . . . . . . . . . . . .4-3
Role of P0 and P2 . . . . . . . . . . . . . . . .4-1
F
F0 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .3-9
F1 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .3-9
Fail save mechanisms . . . . . . . . . . 8-1–8-7
Fast power-on reset . . . . . . . . . . . . . . . .5-3
Features . . . . . . . . . . . . . . . . . . . . . . . . .1-2
Functional units . . . . . . . . . . . . . . . . . . . .1-1
Fundamental structure . . . . . . . . . . . . . .2-1
G
GATE . . . . . . . . . . . . . . . . . . . . . . . . . . .3-8
General purpose registers . . . . . . . . . . .3-2
GF0 . . . . . . . . . . . . . . . . . . . . . . . . . . . . .3-8
GF1 . . . . . . . . . . . . . . . . . . . . . . . . . . . . .3-8
H
Hardware reset . . . . . . . . . . . . . . . . 5-1–5-5
I
I/O ports . . . . . . . . . . . . . . . . . . . . 6-1–6-14
IDLE . . . . . . . . . . . . . . . . . . . . . . . . . . . .3-8
IE . . . . . . . . . . . . . . . . . . . . . . . . . . 3-6, 3-8
IE0 . . . . . . . . . . . . . . . . . . . . . . . . . . . . .3-8
IE1 . . . . . . . . . . . . . . . . . . . . . . . . . . . . .3-8
INT0 . . . . . . . . . . . . . . . . . . . . . . . . . . . .3-8
INT1 . . . . . . . . . . . . . . . . . . . . . . . . . . . .3-8
Interrupt system . . . . . . . . . . . . . . 7-1–7-14
Block diagrams . . . . . . . . . . . . . . . . . .7-2
Entry sequence timing . . . . . . . . . . . .7-12
External Interrupts . . . . . . . . . . . . . . .7-13
Edge/level triggering . . . . . . . . . . .7-14
Interrupt detection . . . . . . . . . . . . .7-14
General structure . . . . . . . . . . . . . . . .7-3
Handling procedure . . . . . . . . . . . . . .7-12
Priority within level structure . . . . . . .7-11
Registers . . . . . . . . . . . . . . . . . 7-4–7-11
Enable registers . . . . . . . . . . . . . . . .7-4
Priority registers . . . . . . . . . . 7-10, 7-11
Response time . . . . . . . . . . . . . . . . .7-14
Interrupts
Request flags . . . . . . . . . . . . . . . 7-5–7-9
IP . . . . . . . . . . . . . . . . . . . . . . . . . . 3-6, 3-8