![Wiznet W7500 Reference Manual Download Page 52](http://html.mh-extra.com/html/wiznet/w7500/w7500_reference-manual_990600052.webp)
W7500x Reference Manual Version1.1.0
52 / 399
res
res
res
res
res
res
res
res
res
res
res
res
res
res
res
res
15
14
13
12
11
10
9
8
7
6
5
4
3
2
1
0
res
res
res
res
res
res
res
res
res
res
res
res
res
P0CPS
R/W
[2:0] P0CPS – select prescale value of PWM0CLK clock
These bits are written by S/W to select
000 : 1/1 (bypass)
001 : 1/2
010 : 1/4
011 : 1/8
100 : 1/16
101 : 1/32
110 : 1/64
111 : 1/128
PWM1CLK source select register (PWM1CLK_SSR)
Address offset : 0x0c0
Reset value : 0x0000_0001
31
30
29
28
27
26
25
24
23
22
21
20
19
18
17
16
res
res
res
res
res
res
res
res
res
res
res
res
res
res
res
res
15
14
13
12
11
10
9
8
7
6
5
4
3
2
1
0
res
res
res
res
res
res
res
res
res
res
res
res
res
res
P1CSS
R/W
[1:0] P1CSS – PWMCLK1 clock source select register.
These bits are written by S/W to select clock source
00 : disable clock
01 : PLL output clock (MCLK)
10 : Internal 8MHz RC oscillator clock (RCLK)
11 : External oscillator clock (OCLK, 8MHz ~ 24MHz)
PWM1CLK prescale value select register (PWM1CLK_PVSR)
Address offset : 0x0c4
Reset value : 0x0000_0000