W7500x Reference Manual Version1.1.0
48 / 399
SSPCLK prescale value select register (SSPCLK_PVSR)
Address offset : 0x044
Reset value : 0x0000_0000
31
30
29
28
27
26
25
24
23
22
21
20
19
18
17
16
res
res
res
res
res
res
res
res
res
res
res
res
res
res
res
res
15
14
13
12
11
10
9
8
7
6
5
4
3
2
1
0
res
res
res
res
res
res
res
res
res
res
res
res
res
res
SSPCP
R/W
[1:0] SSPCP – select prescale value of SSPCLK clock
These bits are written by S/W to select
00 : 1/1 (bypass)
01 : 1/2
10 : 1/4
11 : 1/8
ADCCLK source select register (ADCCLK_SSR)
Address offset : 0x060
Reset value : 0x0000_0001
31
30
29
28
27
26
25
24
23
22
21
20
19
18
17
16
res
res
res
res
res
res
res
res
res
res
res
res
res
res
res
res
15
14
13
12
11
10
9
8
7
6
5
4
3
2
1
0
res
res
res
res
res
res
res
res
res
res
res
res
res
res
ADCSS
R/W
[1:0] ADCSS – ADCCLK clock source select register.
These bits are written by S/W to select clock source
00 : disable clock
01 : PLL output clock (MCLK)
10 : Internal 8MHz RC oscillator clock (RCLK)
11 : External oscillator clock (OCLK, 8MHz ~ 24MHz)
ADCCLK prescale value select register (ADCCLK_PVSR)
Address offset : 0x064
Reset value : 0x0000_0000