Configuration
10-8
10.3.1.1
STRB0 Control Register
The STRB0 control register (Figure 10–4) is a 32-bit register that contains the
control bits for the portion of the external bus memory space that is mapped to
STRB0. The following table lists the register bits with the bit names and functions.
At the system reset, 0F10F8h is written to the STRB0 control register if the PRGW
pin is logic low and 0710F8h is written to the STRB0 control register if the PRGW
pin is logic high.
Figure 10–4. STRB0 Control Register
Á
Á
ÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁ
31 28
ÁÁÁÁÁÁ
ÁÁÁÁÁÁ
27 24 23
ÁÁÁ
ÁÁÁ
22
ÁÁÁ
ÁÁÁ
21
ÁÁÁÁ
ÁÁÁÁ
20
ÁÁÁÁÁÁ
ÁÁÁÁÁÁ
19 18
ÁÁÁÁÁÁ
ÁÁÁÁÁÁ
17 16
ÁÁ
ÁÁ
Á
Á
Á
xx
STRB
switch
STRB
config
Sign ext/
zero fill
Physical memory
width
Data type size
ÁÁ
ÁÁ
ÁÁ
Á
Á
ÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁ
R/W
ÁÁÁÁÁÁ
ÁÁÁÁÁÁ
R/W
ÁÁÁ
ÁÁÁ
R/W
ÁÁÁ
ÁÁÁ
R/W
ÁÁÁÁ
ÁÁÁÁ
R/W
ÁÁÁÁÁÁ
ÁÁÁÁÁÁ
R/W
ÁÁÁÁÁÁ
ÁÁÁÁÁÁ
R/W
ÁÁ
ÁÁ
Á
Á
ÁÁÁÁÁÁ
ÁÁÁÁÁÁ
15 13
ÁÁÁÁÁÁ
ÁÁÁÁÁÁ
12 11 8
ÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁ
7 5
ÁÁÁÁÁ
ÁÁÁÁÁ
4 3
ÁÁÁ
ÁÁÁ
2
ÁÁÁÁ
ÁÁÁÁ
1
ÁÁÁÁ
ÁÁÁÁ
0
Á
Á
Á
Á
xx
ÁÁÁÁÁÁ
ÁÁÁÁÁÁ
BNKCMP
ÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁ
WTCNT
ÁÁÁÁÁ
ÁÁÁÁÁ
SWW
ÁÁÁ
ÁÁÁ
HIZ
ÁÁÁÁ
ÁÁÁÁ
NOHOLD
ÁÁÁÁ
ÁÁÁÁ
HOLDST
Á
Á
Á
Á
ÁÁÁÁÁÁ
ÁÁÁÁÁÁ
ÁÁÁÁÁÁ
ÁÁÁÁÁÁ
R/W
ÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁ
R/W
ÁÁÁÁÁ
ÁÁÁÁÁ
R/W
ÁÁÁ
ÁÁÁ
R/W
ÁÁÁÁ
ÁÁÁÁ
R/W
ÁÁÁÁ
ÁÁÁÁ
R
Á
Á
Notes:
1) R = read, W = write
2) xx = reserved, read as 0
10.3.1.2
STRB1 Control Register
The STRB1 control register (Figure 10–5) is a 32-bit register that contains the
control bits for the portion of the external bus memory space that is mapped
to STRB1. Figure 10–5 shows the register bits with their names and functions.
At system reset, 0F10F8h is written to the STRB1 control register if the PRGW
pin is logic low and 0710F8h is written to the STRB1 control register if the
PRGW pin is logic high.
Figure 10–5. STRB1 Control Register
Á
Á
ÁÁÁÁÁ
ÁÁÁÁÁ
31 24
ÁÁÁ
ÁÁÁ
23 21
ÁÁÁÁ
ÁÁÁÁ
20
ÁÁÁÁ
ÁÁÁÁ
19 18
ÁÁÁÁ
ÁÁÁÁ
17 16
ÁÁÁÁ
ÁÁÁÁ
15 13
ÁÁÁÁ
ÁÁÁÁ
12 8
ÁÁÁÁ
ÁÁÁÁ
7 5
ÁÁÁ
ÁÁÁ
4 3
ÁÁÁÁ
ÁÁÁÁ
2 0
Á
Á
Á
Á
Á
Á
xx
xx
Sign ext/
zero fill
Physical
memory
width
Data-
type
size
xx
ÁÁÁÁ
Á
ÁÁ
Á
Á
ÁÁ
Á
ÁÁÁÁ
BNKCMP
ÁÁÁÁ
Á
ÁÁ
Á
Á
ÁÁ
Á
ÁÁÁÁ
WTCNT
ÁÁÁ
Á
Á
Á
Á
Á
Á
ÁÁÁ
SWW
xx
Á
Á
Á
Á
Á
Á
ÁÁÁÁÁ
ÁÁÁÁÁ
ÁÁÁ
ÁÁÁ
R/W
ÁÁÁÁ
ÁÁÁÁ
R/W
ÁÁÁÁ
ÁÁÁÁ
R/W
ÁÁÁÁ
ÁÁÁÁ
R/W
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
R/W
ÁÁÁÁ
ÁÁÁÁ
R/W
ÁÁÁ
ÁÁÁ
R/W
ÁÁÁÁ
ÁÁÁÁ
Á
Á
Notes:
1) R = read, W = write
2) xx = reserved, read as 0