CHAPTER 3 CPU ARCHITECTURE
User’s Manual U18172EJ2V0UD
39
Table 3-3. Special Function Registers (2/3)
Bit No.
Number of Bits
Manipulated
Simultaneously
Address Symbol
7 6 5 4 3 2 1 0
R/W
1 8 16
After
Reset
Reference
page
FF52H,
FF53H
−
−
−
−
−
−
−
−
−
−
−
−
−
−
−
FF54H RESF
0
0
0
WDT
RF
0 0 0
LVIRF
R
−
√
−
00H
Note
194
FF55H to
FF57H
−
−
−
−
−
−
−
−
−
−
−
−
−
−
−
FF58H
LSRCM
0 0 0 0 0 0 0
<LSR
STOP>
R/W
√
√
−
00H
68
FF59H to
FF5FH
−
−
−
−
−
−
−
−
−
−
−
−
−
−
−
FF60H TMC00
0
0
0
0
TMC
003
TMC
002
TMC
001
<OVF
00>
√
√
−
00H
86
FF61H PRM00 ES110 ES100 ES010 ES000
0
0
PRM
001
PRM
000
√
√
−
00H
90
FF62H CRC00
0
0
0
0
0
CRC
002
CRC
001
CRC
000
√
√
−
00H
88
FF63H TOC00
0 <OSPT
00>
<OSPE
00>
TOC
004
<LVS
00>
<LVR
00>
TOC
001
<TOE
00>
R/W
√
√
−
00H
89
FF64H to
FF6FH
−
−
−
−
−
−
−
−
−
−
−
−
−
−
−
FF70H TMHMD
1
<TMH
E1>
CKS12 CKS11 CKS10
TMMD
11
TMMD
10
<TOLE
V1>
<TOEN
1>
R/W
√
√
−
00H 125
FF71H to
FF7FH
−
−
−
−
−
−
−
−
−
−
−
−
−
−
−
FF80H ADM
<ADCS>
0 FR2
FR1
FR0 0 0
<ADCE>
√
√
−
00H 152
FF81H
ADS 0 0 0 0 0 0
ADS1
ADS0
R/W
√
√
−
00H 155
FF82H,
FF83H
−
−
−
−
−
−
−
−
−
−
−
−
−
−
−
FF84H PMC2
0
0
0
0 PMC23 PMC22 PMC21 PMC20
R/W
√
√
−
00H
60
FF85H to
FF9FH
−
−
−
−
−
−
−
−
−
−
−
−
−
−
−
FFA0H PFCMD REG7 REG6 REG5 REG4 REG3 REG2 REG1 REG0 W
−
√
−
Undefined
227
FFA1H PFS
0
0
0
0
0
WEPR
ERR
VCE
RR
FPR
ERR
√
√
−
00H 227
FFA2H FLPMC
0
PRSEL
F4
PRSEL
F3
PRSEL
F2
PRSEL
F1
PRSEL
F0
0 FLSPM
−
√
−
Undefined
225
FFA3H FLCMD
0
0
0
0
0
FLCM
D2
FLCM
D1
FLCM
D0
√
√
−
00H 229
FFA4H FLAPL
FLA
P7
FLA
P6
FLA
P5
FLA
P4
FLA
P3
FLA
P2
FLA
P1
FLA
P0
√
√
−
FFA5H FLAPH
0
0
0
0
FLA
P11
FLA
P10
FLA
P9
FLA
P8
R/W
√
√
−
Undefined
230
Note
Varies depending on the reset cause.
Remark
For a bit name enclosed in angle brackets (<>), the bit name is defined as a reserved word in the RA78K0S,
and is defined as an sfr variable using the #pragma sfr directive in the CC78K0S.