j
2 - 8
GRUNDIG Service
Beschreibung
GDV 100 D
Videoeingangs-Interface
Pin
Name
I/O
Funktion
166
HS
I
Zeilenimpulse vom MPEG-Decoder
167
FP_IN
I
Bildimpulse vom MPEG-Decoder
169-176
YUVI[0:7]
I
MPEG-Videodateneingang
Videoausgangs-Interface
Pin
Name
I/O
Funktion
37-44
YUVO[0:7]
O
DVP Videodatenausgang
46
FP_OUT
O
Bildimpulsausgang für den Videocodierer
47
OE_OUT
I
Bedingung 1: YUV_out und ODD_EVEN-
Ausgang aktiv (bei 0 im Tristate-Betrieb)
7201
DSVP
55
56
58
48
206
117
49
65
59
63
66
67
61
62
195
194
184
92
90
88
86
85
87
89
91
93
96
97
99
100
126
111
113
119
121
123
125
124
122
120
114
112
110
108
102
109
135
162
164
137
139
141
144
146
148
150
152
160
95
98
167
46
136
163
165
138
140
142
145
147
149
151
153
161
129
128
130
132
133
131
166
197
198
199
200
201
202
203
204
205
5
6
7
8
9
10
11
12
13
14
15
189
187
19
20
21
22
23
24
25
26
28
29
30
31
32
33
34
35
192
191
190
188
193
103
104
105
106
154
155
156
157
158
1
207
208
2
3
50
51
52
53
54
107
47
186
72
70
74
76
71
68
73
75
81
79
80
82
83
77
78
16
36
57
64
94
118
134
159
182
18
116
168
177
185
196
4
27
45
60
69
84
101
127
143
17
115
180
179
181
183
178
169
170
171
172
173
174
175
176
37
38
39
40
41
42
43
44
A_TWCL
A_TBCL
D_A1
D_D5
D-D6
D_D7
D_D8
D_D9
D_D10
D_D11
D_D12
D_D13
D_D14
D_A2
D_D15
B_V4
B_WCLK
B_DATA
B_BCLK
B_FLAG
B_SYNC
D_A3
TDI
TDO
TCK
TMS
TRST
D_A4
D_A5
D_A6
D_A7
D_A8
D_RASN
D_A0
D_CASL0
D_CASL1
D_CASH0
D_CASH1
D_RWN
D_D0
D_D1
D_D2
D_D3
D_D4
I S IN
2
CONTROLLER
JTAG
DRAM
VBR
BUFFER
CONTROL
SECTOR
PROCESSOR
TEST
DEMUX
SUB-PICTURE
VIDEO
AUDIO I S OUT
VIDEO
AUDIO
2
SERIAL VIDEO OUT
HOST INTERFACE
SUB PICTURE OUT
SUB PICTURE IN
OSD
SUB PICTURE
DECODER
8 -> 12 BIT
CONVERSION
LETTERBOX
CONVERSION
4/3 <-> 16/9
WSS GENERATION
VIDEO DIMMING
VIDEO CLIPPING
12 -> 8 BIT VIDEO
CONVERSION
CONTROLLER
VIDEO IN
VIDEO OUT
FIFO
F_OE
F_IE
F_RE
F_WE
F_RSTR
F_RSTW
F_D0
F_D1
F_D2
F_D3
F_D4
F_D5
F_D6
F_D7
F_D8
F_D9
F_D10
YUVO_0
YUVO_1
YUVO_2
YUVO_3
YUVO_4
YUVO_5
YUVO_6
YUVO_7
FP_OUT
OE_OUT
D_F0
D_F1
D_F2
D_F3
D_F4
D_F5
D_F6
D_F7
D_F8
D_F9
D_F10
D_F11
F_D11
VDD1
VSS1
NC7
VDD2
NC8
VSS2
NC9
NC10
VDD3
NC11
VSS3
NC12
NC13
VDD4
VSS4
VDD5
VSS5
VDD6
VSS6
VDD7
TST1/TC0
VSS7
VDD8
TST2/TC1
VSS8
VDDC2
VSSC2
VDD9
VSS9
NC1
VSS10
A_DATA
RESETN
A_WCLK
CLK
A_BCLK
H_CS_DVP
H_IRQ_DVP
H_CS_DSM
H_IRQ_DSM
H_DSN
H_DSACKN
H_RWN
V_VVAL
H_ADDR01
V_DATA
H_ADDR02
V_AVAL
H_ADDR03
V_REQN
H_ADDR04
V_SCLK
H_ADDR05
H_ADDR06
H_ADDR07
H_ADDR08
H_ADDR09
H_ADDR10
H_ADDR11
S_DATA
H_ADDR12
S_BS
H_ADDR13
H_ADDR14
S_ST
H_ADDR15
H_ADDR16
H_ADDR17
H_ADDR18
H_ADDR19
H_ADDR20
H_DATA00
H_DATA01
H_DATA02
SP_ST
H_DATA03
SP_REQN
H_DATA04
H_DATA05
SP_DATA
H_DATA06
H_DATA07
H_DATA08
NC2
H_DATA09
VSS11
H_DATA10
H_DATA11
NC3
H_DATA12
VSS12
H_DATA13
H_DATA14
NC4
H_DATA15
VSS13
VDDC1
VSSC1
NC5
NC6
NC15
YUVI_0
NC16
YUVI_1
NC17
YUVI_2
NC18
YUVI_3
NC19
YUVI_4
NC21
YUVI_5
NC22
YUVI_6
YUVI_7
HS
FP_IN
CLK1M
CLK90K
B_BE_CLK
A_CLK_REF
A_CZS
S_REQN
SP_BS
DVD
Stream
Manager
DVD
Video
Postprocessor
IC7202
TMS4C2972: FIFO-Register
Funktionsübersicht
Das FIFO-Register dient zur Speicherung der vom Video Decoder
(IC7400) kommenden Videodaten und den vom DSM kommenden
Subpicture-Einheiten. Der TMS4C2972 ist ein Bildspeicher (FMEM),
der das Schreiben und Lesen ausschließlich über den seriellen 12Bit-
Port ermöglicht. Die Adressierung wird über die Schreib- und Lese-
adresse gesteuert. Die maximale Speicherkapazität beträgt 245.760
word x 12 Bits. Die festgesetzte Verzögerungszeit bestimmt die Länge
des FIFO-Registers. Im Gegensatz zu einem herkömmlichen FIFO-
Register können die Daten jedoch, nachdem Sie in den Speicherbe-
reich eingelesen sind, beliebig oft ausgelesen werden.
Pin
Name
I/O
Funktion
17
IE
I
Eingangsfreigabe
16
WE
I
Schreibfreigabe
14
SWCK
I
serieller Schreibtakt
15
RSTW
I
Schreib-Reset
2-13
D[0:11]
I
Dateneingänge
20
OE
I
Ausgangsfreigabe
21
RE
I
Lesefreigabe
23
SRCK
I
serieller Lesetakt
22
RSTR
I
Lese-Reset
24-35
Q[0:11]
O
Datenausgänge
18, 19
VCC
-
Betriebsspannung
1, 36
VSS
-
Masse
JTAG Boundary Scantest Interface
Pin
Name
I/O
Funktion
79
TDI
I
Testdateneingang
80
TDO
O
Testdatenausgang
81
TCK
I
Testtakt
82
TMS
I
Testbetriebsauswahl
83
TRST
I
Test-Reset
"Sub Picture"-Eingangs-Interface
Pin
Name
I/O
Funktion
70
SP_DATA
I
"Sub Picture"-Dateneingang
72
SP_BS
I
"Sub Picture"-Byte-Sync. Die Flanke dieses
Signals zeigt den Beginn eines Bytes an.
74
SP_REQN
O
"Sub Picture"-Anforderung. DVP zeigt an, daß
Daten abgetastet werden.
76
SP_ST
I
"Sub Picture"-Start. DSM zeigt erstes Byte eines
"Sub Picture" an.