Design Files
82
JAJU324B – March 2015 – Revised July 2017
翻訳版
—
最新の英語版資料
http://www-s.ti.com/sc/techlit/TIDU832
Copyright © 2015–2017, Texas Instruments Incorporated
EMI/EMC
規格準拠、産業用温度範囲のデュアルポート・ギガビット・イーサネットの
リファレンス・デザイン
6.4.7
Layout DDR3
Layer 6 is GND reference for DDR3 (90-µm dielectric distance layer to layer). The other layers are 400 µm
away. All DDR3 signals are on one layer.