GV-395 Virtex-II DSP Hardware Accelerator Manual
GV & Associates, Inc.
07/10/04
44
Signal Name
PC Pin No.
AC FPGA
PC #2 Pin No.
AC FPGA
PC #3 Pin No.
AC FPGA
PC #4 Pin No.
AC FPGA
PC #5 Pin No.
DA_D0 1
E1
M1 AA1 AE2
DA_D1 2
D1
L1 AB1 AF1
DA_D2 3
E2
M2 AA2 AF2
DA_D3 4
D2
L2 AB2 AG2
DA_D4 5
E3
M3 AA4 AF3
DA_D5 6
D3
L3 AB4 AG3
DA_D6 7
G1
L4 AA5 AH1
DA_D7 8
F1
K4 AB5 AJ1
DA_D8 9
G2
P2 AD1 AH2
DA_D9 10
F2
N2 AC1 AJ2
DA_D10 11 G3
N4 AC2 AH3
DA_D11 12 F3
M4 AD2 AJ3
DA_D12 13 F4
P3 AC3 AK2
DA_D13 14 E4
N3 AD3 AL2
DIV1 15
F5
P5 AC4 AL1
MOD1 16
G5
N5 AD4 AK1
DIV0 17
J1
N6 AB6 AH6
MOD0 18
H2
P6 AC6 AJ5
SLEEP 19
J3
T2 AD5 AJ4
PLLLOCK 20 H3
R1 AE5 AK4
RESET 21
J4
T3 AE4 AF5
DA_CLK 25 U1
U3 V1 W4
13.5.4.2
GVA-DA9772 to GVA-395 AC FPGA PC No. 2-5 Connection Table