GV-395 Virtex-II DSP Hardware Accelerator Manual
GV & Associates, Inc.
07/10/04
28
12.0
EI FPGA (U18)
12.1
EI FPGA XE_BUS Configuration.
There is a 43 bit local bus that can be used to transfer data and control between the two Virtex-II Xilinx FPGAs (U10, U12, U14,
U16 & U18) and the Spartan II FPGAS (U18 & U20). This bus can be configured for LVTTL or PCI.
Signal
ACX
FPGA
(U10)
Pin No.
AC
FPGA
(U12)
Pin No.
DP
FPGA
(U14)
Pin No
DPX
FPGA
(U16)
Pin No
EI
FPGA
(U18)
Pin No.
EP
FPGA
(U1)
Pin No.
XE_BUS0
D29 D29 D29 D29 30 23
XE_BUS1
C29 C29 C29 C29 31 26
XE_BUS2
H26 H26 H26 H26 44 27
XE_BUS3
G26 G26 G26 G26 46 28
XE_BUS4
F25 F25 F25 F25 49 29
XE_BUS5
F26 F26 F26 F26 57 40
XE_BUS6
H25 H25 H25 H25 60 41
XE_BUS7
H24 H24 H24 H24 62 42
XE_BUS8
E26 E26 E26 E26 67 43
XE_BUS9
F27 F27 F27 F27 3 47
XE_BUS10
J24 J24 J24 J24 4 86
XE_BUS11
J23 J23 J23 J23 5 87
XE_BUS12
K23 K23 K23 K23 6 93
XE_BUS13
K22 K22 K22 K22 7 94
XE_BUS14
C26 C26 C26 C26 10 95
XE_BUS15
D27 D27 D27 D27 11 96
XE_BUS16
G24 G24 G24 G24 12 NC
XE_BUS17
G25 G25 G25 G25 13 NC
XE_BUS18
E25 E25 E25 E25 19 NC
XE_BUS19
E24 E24 E24 E24 20 NC
XE_BUS20
D25 D25 D25 D25 21 NC
XE_BUS21
D26 D26 D26 D26 22 NC
XE_BUS22
H23 H23 H23 H23 23 NC
XE_BUS23
H22 H22 H22 H22 26 NC
XE_BUS24
F23 F23 F23 F23 27 NC
XE_BUS25
F24 F24 F24 F24 28 NC
XE_BUS26
J22 J22 J22 J22 29 NC
XE_BUS27
J21 J21 J21 J21 40 NC
XE_BUS28
C24 C24 C24 C24 41 NC
XE_BUS29
D24 D24 D24 D24 42 NC
XE_BUS30
D22 D22 D22 D22 43 NC
XE_BUS31
D23 D23 D23 D23 47 NC
XE_BUS32
G22 G22 G22 G22 48 NC
XE_BUS33
G23 G23 G23 G23 50 NC
XE_BUS34
F22 F22 F22 F22 51 NC
XE_BUS35
F21 F21 F21 F21 54 NC
XE_BUS36
J20 J20 J20 J20 56 NC
XE_BUS37
K19 K19 K19 K19 58 NC
XE_BUS38
D20 D20 D20 D20 59 NC
XE_BUS39
D21 D21 D21 D21 63 NC
XE_BUS40
G18 G18 G18 G18 64 NC
XE_BUS41
G19 G19 G19 G19
88
(GCLK)
NC
XE_BUS42
F18 F18 F18 F18
91
(GCLK)
NC
12.1.1
XE_BUS Interconnection Table