GV-395 Virtex-II DSP Hardware Accelerator Manual
GV & Associates, Inc.
07/10/04
21
10.2
DP FPGA HP Logic Analyzer Mictor Connector
Signal
HC1 Pin No.
DP FPGA Pin No.
No Connection
1
No Connection
2
No Connection
3
No Connection
4
HP2_SIG0 5
C7
HP2_SIG1 6
C8
HP2_SIG2 7
C13
HP2_SIG3 8
C14
HP2_SIG4 9
C16
HP2_SIG5 10
C15
HP2_SIG6 11
D9
HP2_SIG7 12
C9
HP2_SIG8 13
C11
HP2_SIG9 14
C12
HP2_SIG10 15
D12
HP2_SIG11 16
D13
HP2_SIG12 17
D10
HP2_SIG13 18
D11
HP2_SIG14 19
E8
HP2_SIG15 20
E9
HP2_SIG16 21
E13
HP2_SIG17 22
E14
HP2_SIG18 23
F14
HP2_SIG19 24
F13
HP2_SIG20 25
G12
HP2_SIG21 26
G13
HP2_SIG22 27
F15
HP2_SIG23 28
G15
HP2_SIG24 29
G16
HP2_SIG25 30
G17
HP2_SIG26 31
F16
HP2_SIG27 32
F17
HP2_SIG28 33
E11
HP2_SIG29 34
E10
HP2_SIG30 35
F10
HP2_SIG31 36
G9
HP2_SIG32 37
G10
HP2_SIG33 38
G11
DGND 39
No
Connection
DGND 40
No
Connection
DGND 41
No
Connection
DGND 42
No
Connection
DGND 43
No
Connection
10.2.1.1
DP FPGA (U14) to HC2 Interconnection Table