
Table of Contents
1. Feature List . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2
2. Ordering Information . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3
3. System Overview . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7
3.1 Introduction. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7
3.2 Radio. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7
. . . . . . . . . . . . . . . . . . . . . . . . . . 7
3.2.2 Wake on Radio . . . . . . . . . . . . . . . . . . . . . . . . . . . 8
3.2.3 RFSENSE . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 8
3.2.4 Packet and State Trace
. . . . . . . . . . . . . . . . . . . . . . . . 8
3.2.5 Random Number Generator . . . . . . . . . . . . . . . . . . . . . . . 8
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 9
3.3.1 Energy Management Unit (EMU) . . . . . . . . . . . . . . . . . . . . . 9
3.3.2 DC-DC Converter
. . . . . . . . . . . . . . . . . . . . . . . . . . 9
3.4 General Purpose Input/Output (GPIO). . . . . . . . . . . . . . . . . . . . . . 9
3.5 Clocking . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .10
3.5.1 Clock Management Unit (CMU) . . . . . . . . . . . . . . . . . . . . . .10
3.5.2 Internal Oscillators . . . . . . . . . . . . . . . . . . . . . . . . . .10
3.6 Counters/Timers and PWM . . . . . . . . . . . . . . . . . . . . . . . . .10
. . . . . . . . . . . . . . . . . . . . . . . .10
3.6.2 Real Time Counter and Calendar (RTCC) . . . . . . . . . . . . . . . . . .10
3.6.3 Low Energy Timer (LETIMER) . . . . . . . . . . . . . . . . . . . . . .10
3.6.4 Ultra Low Power Wake-up Timer (CRYOTIMER) . . . . . . . . . . . . . . . .10
3.6.5 Pulse Counter (PCNT) . . . . . . . . . . . . . . . . . . . . . . . . .11
3.6.6 Watchdog Timer (WDOG) . . . . . . . . . . . . . . . . . . . . . . . .11
3.7 Communications and Other Digital Peripherals . . . . . . . . . . . . . . . . . . .11
3.7.1 Universal Synchronous/Asynchronous Receiver/Transmitter (USART) . . . . . . . . .11
3.7.2 Low Energy Universal Asynchronous Receiver/Transmitter (LEUART) . . . . . . . . .11
3.7.3 Inter-Integrated Circuit Interface (I
C) . . . . . . . . . . . . . . . . . . . .11
3.7.4 Peripheral Reflex System (PRS)
. . . . . . . . . . . . . . . . . . . . .11
3.8 Security Features. . . . . . . . . . . . . . . . . . . . . . . . . . . . .11
3.8.1 GPCRC (General Purpose Cyclic Redundancy Check) . . . . . . . . . . . . . .11
3.8.2 Crypto Accelerator (CRYPTO) . . . . . . . . . . . . . . . . . . . . . .12
3.9 Analog . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .12
3.9.1 Analog Port (APORT) . . . . . . . . . . . . . . . . . . . . . . . . .12
3.9.2 Analog Comparator (ACMP) . . . . . . . . . . . . . . . . . . . . . . .12
3.9.3 Analog to Digital Converter (ADC) . . . . . . . . . . . . . . . . . . . . .12
3.9.4 Digital to Analog Current Converter (IDAC) . . . . . . . . . . . . . . . . . .12
3.10 Reset Management Unit (RMU) . . . . . . . . . . . . . . . . . . . . . . .12
3.11 Core and Memory . . . . . . . . . . . . . . . . . . . . . . . . . . . .12
3.11.1 Processor Core . . . . . . . . . . . . . . . . . . . . . . . . . . .12
3.11.2 Memory System Controller (MSC)
. . . . . . . . . . . . . . . . . . . .13
3.11.3 Linked Direct Memory Access Controller (LDMA)
. . . . . . . . . . . . . . .13
silabs.com
| Building a more connected world.
Rev. 1.0 | 4