12. DDR2-SDRAM Interface (DBSC2)
Rev.1.00 Jan. 10, 2008 Page 523 of 1658
REJ09B0261-0100
Table 12.13 Relation between SDRAM Address Pins and Logical Addresses when the
External Data Bus Width Is Set to 32 Bits (BASFT = 00)
(When Using 16-Bit Products, Two Are Connected; for 8-Bit Products, Four
Are Connected)
Memory
Type
MBA
2
MBA
1
MBA
0
MA14
MA13
MA12 MA11 MA10 MA9 MA8 MA7 MA6 MA5 MA4 MA3 MA2 MA1 MA0
ROW
⎯
A12 A11
⎯
⎯
A25 A24 A23 A22 A21 A20 A19 A18 A17 A16 A15 A14 A13
16M
×
16b
COL
⎯
A12
A11
⎯
⎯
⎯
⎯
⎯
⎯
A10
A9 A8 A7 A6 A5 A4 A3 A2
ROW
⎯
A12
A13
⎯
A26 A25 A24 A23 A22 A21 A20 A19 A18 A17 A16 A15 A14
32M
×
8b
COL
⎯
A12
A13
⎯
⎯
⎯
⎯
⎯
A11
A10
A9 A8 A7 A6 A5 A4 A3 A2
ROW
⎯
A12
A13
⎯
⎯
A26 A25 A24 A23 A22 A21 A20 A19 A18 A17 A16 A15 A14
32M
×
16b
COL
⎯
A12
A13
⎯
⎯
⎯
⎯
⎯
A11
A10
A9 A8 A7 A6 A5 A4 A3 A2
ROW
⎯
A12
A13
⎯
A27 A26 A25 A24 A23 A22 A21 A20 A19 A18 A17 A16 A15 A14
64M
×
8b
COL
⎯
A12
A13
⎯
⎯
⎯
⎯
⎯
A11
A10
A9 A8 A7 A6 A5 A4 A3 A2
ROW A14 A12 A13
⎯
⎯
A27 A26 A25 A24 A23 A22 A21 A20 A19 A18 A17 A16 A15
64M
×
16b
COL A14 A12 A13
⎯
⎯
⎯
⎯
⎯
A11
A10
A9 A8 A7 A6 A5 A4 A3 A2
ROW A14 A12 A13
⎯
A28 A27 A26 A25 A24 A23 A22 A21 A20 A19 A18 A17 A16 A15
128M
×
8b
COL A14 A12 A13
⎯
⎯
⎯
⎯
⎯
A11
A10
A9 A8 A7 A6 A5 A4 A3 A2
ROW A14 A12 A13
⎯
A28 A27 A26 A25 A24 A23 A22 A21 A20 A19 A18 A17 A16 A15
128M
×
16b
COL A14 A12 A13
⎯
⎯
⎯
⎯
⎯
A11
A10
A9 A8 A7 A6 A5 A4 A3 A2
ROW
A14 A12 A13 A29 A28 A27 A26 A25 A24 A23 A22 A21 A20 A19 A18 A17 A16 A15
256M
×
8b
COL A14 A12 A13
⎯
⎯
⎯
⎯
⎯
A11
A10
A9 A8 A7 A6 A5 A4 A3 A2
Содержание SH7781
Страница 4: ...Rev 1 00 Jan 10 2008 Page iv of xxx REJ09B0261 0100 ...
Страница 74: ...2 Programming Model Rev 1 00 Jan 10 2008 Page 44 of 1658 REJ09B0261 0100 ...
Страница 272: ...8 Caches Rev 1 00 Jan 10 2008 Page 242 of 1658 REJ09B0261 0100 ...
Страница 376: ...10 Interrupt Controller INTC Rev 1 00 Jan 10 2008 Page 346 of 1658 REJ09B0261 0100 ...
Страница 694: ...13 PCI Controller PCIC Rev 1 00 Jan 10 2008 Page 664 of 1658 REJ09B0261 0100 ...
Страница 762: ...14 Direct Memory Access Controller DMAC Rev 1 00 Jan 10 2008 Page 732 of 1658 REJ09B0261 0100 ...
Страница 788: ...15 Clock Pulse Generator CPG Rev 1 00 Jan 10 2008 Page 758 of 1658 REJ09B0261 0100 ...
Страница 828: ...17 Power Down Mode Rev 1 00 Jan 10 2008 Page 798 of 1658 REJ09B0261 0100 ...
Страница 846: ...18 Timer Unit TMU Rev 1 00 Jan 10 2008 Page 816 of 1658 REJ09B0261 0100 ...
Страница 1292: ...24 Multimedia Card Interface MMCIF Rev 1 00 Jan 10 2008 Page 1262 of 1658 REJ09B0261 0100 ...
Страница 1326: ...25 Audio Codec Interface HAC Rev 1 00 Jan 10 2008 Page 1296 of 1658 REJ09B0261 0100 ...
Страница 1482: ...28 General Purpose I O Ports GPIO Rev 1 00 Jan 10 2008 Page 1452 of 1658 REJ09B0261 0100 ...
Страница 1538: ...30 User Debugging Interface H UDI Rev 1 00 Jan 10 2008 Page 1508 of 1658 REJ09B0261 0100 ...
Страница 1688: ...Appendix Rev 1 00 Jan 10 2008 Page 1658 of 1658 REJ09B0261 0100 ...
Страница 1691: ......
Страница 1692: ...SH7785 Hardware Manual ...