ADM5120 Interface Description
Pin name
Ball
Pin name
Ball
Pin name
Ball
Pin name Ball
51. DATA[18]
R4
51. DATA[1]
V16 51.
TCK
H18 51.
GNDR/T E11
52. DATA[19]
T1
52. DATA[0]
W17 52.
LED4[2]
F20 52.
GNDR/T D10
53. DATA[31]
P5
53. PCI_AD[17]
U15 53.
LED4[1]
G18 53.
GNDR/T E10
54. PCI_PAR
T2
54. PCI_AD[16]
Y18 54.
LED4[0]
F19 54.
GNDR/T E9
55. PCI_PERR
T3
55. PCI_AD[15]
Y19 55.
LED3[2]
G16 55.
56. PCI_STOP
U2
56. PCI_AD[14]
Y20 56.
LED3[1]
E20 56.
VDD
F17
57. DATA[30]
U1
57.
57.
LED3[0]
D20 57.
VDD
D13
58. DATA[29]
W1
58. VSS
N12 58.
LED2[2]
E19 58.
VDD
D12
59. DATA[28]
V2
59. VSS
N11 59.
GPIO[0]
F18 59.
VDD
V14
60. DATA[20]
Y1
60. VSS
L10
60.
GPIO[1]
D19 60.
VDD
V12
61. DATA[21]
W2
61. VSS
M10 61.
GPIO[2]
G17 61.
VDD
U10
62. DATA[22]
U3
62. VSS
N10 62.
GPIO[3]
E18 62.
VDD
T10
63. DATA[23]
T4
63. VSS
V1
63.
GPIO[4]
C20 63.
VDD
H3
64. DATA[27]
V3
64. VSS
Y3
64.
GPIO[5]
C19 64.
VDD
H4
65. DATA[26]
Y2
65. VSS
N8
65.
GPIO[6]
D18 65.
VDD
K17
66. DATA[25]
W3
66. VSS
N9
66.
GPIO[7]
E17 66.
VDD
P16
67. PCI_CBE[0]
U4
67. VSS
M8
67.
TEST
C18 67.
68.
68. VSS
K8
68.
RESET_N
B18 68.
DVDD J3
69. GNDRG
C1
69. VSS
H9
69.
CLKO25M
D17 69.
DVDD D14
70. GNDRG
B1
70. VSS
J9
70.
CLKO33M
C17 70.
DVDD D15
71. VSS
H11 71. VSS
H10 71.
71.
DVDD
H17
72. VSS
H12 72. VSS
J10 72. VSS
L8 72.
DVDD
W6
73. VSS
A11 73. VSS
K10 73.
VSS
M9 73.
DVDD W11
74. VSS
A20 74. VSS
K9
74.
VSS
M11 74.
DVDD U14
75. VSS
A19 75. VSS
B2
75.
VSS
M12 75.
DVDD R17
76. VSS
A18 76. VSS
A1
76.
VSS
W20 76.
DVDD M17
77. VSS
A17 77. VSS
A2
77.
VSS
N13 77.
DVDD N4
78. VSS
B17 78. VSS
A3
78.
VSS
M13 78.
DVDD P4
79. VSS
D16 79. VSS
A4
79.
VSS
L11 79.
80. VSS
C16 80. VSS
C6
80.
VSS
L12 80.
VSS J13
81. VSS
C15 81. VSS
D5
81.
VSS
K13 81.
VSS K11
82. VSS
C14 82. VSS
E8
82.
VSS
J11 82.
VSS K12
83. VSS
C13 83. VSS
H8
83.
VSS
J12 83.
VSS L13
84. VSS
H13 84. VSS
J8
84.
84.
ADMtek Inc.
2-2
Table 2-1 ADM5120 324 BGA Pin Assignment