
VCU118 Board User Guide
64
UG1224 (v1.0) December 15, 2016
Chapter 3:
Board Component Descriptions
Table 3-17:
VCU118 FPGA U1 GTY Transceiver Bank 227 Connections
MGT
Bank
FPGA
(U1)
Pin
FPGA (U1) Pin Name Schematic Net
Name
Connected Pin
Connected Pin
Name
Connected
Device
GTY
Bank
227
AF7
MGTYTXP0_227 PCIE_TX3_P
A29
HSIN(3)
PCIe EDGE Conn.
U2
AF6
MGTYTXN0_227
PCIE_TX3_N
A30
HSIP(3)
AD2
MGTYRXP0_227
PCIE_RX3_P
B27
HSIN(3)
AD1
MGTYRXN0_227
PCIE_RX3_N
B28
HSIP(3)
AD7
MGTYTXP1_227
PCIE_TX2_P
A25
HSIN(2)
AD6
MGTYTXN1_227
PCIE_TX2_N
A26
HSIP(2)
AC4
MGTYRXP1_227
PCIE_RX2_P
B23
HSIN(2)
AC3
MGTYRXN1_227
PCIE_RX2_N
B24
HSIP(2)
AB7
MGTYTXP2_227
PCIE_TX1_P
A21
HSIN(1)
AB6
MGTYTXN2_227
PCIE_TX1_N
A22
HSIP(1)
AB2
MGTYRXP2_227
PCIE_RX1_P
B19
HSIN(1)
AB1
MGTYRXN2_227
PCIE_RX1_N
B20
HSIP(1)
Y7
MGTYTXP3_227
PCIE_TX0_P A16
HSIN(0)
Y6
MGTYTXN3_227
PCIE_TX0_N
A17
HSIP(0)
AA4
MGTYRXP3_227
PCIE_RX0_P
B14
HSIN(0)
AA3
MGTYRXN3_227
PCIE_RX0_N
B15
HSIP(0)
AC9
MGTREFCLK0P_227
PCIE_CLK2_P
3
Q1
U20 ICS85411A
clock buffer
AC8
MGTREFCLK0N_227
PCIE_CLK2_N
4
NQ1
AA9
MGTREFCLK1P_227
NC
AA8
MGTREFCLK1N_227
NC