
VCU118 Board User Guide
23
UG1224 (v1.0) December 15, 2016
Chapter 3:
Board Component Descriptions
K16
DDR4_C1_DQ17
POD12_DCI
F7
DQL1
U61
L18
DDR4_C1_DQ18
POD12_DCI
H3
DQL2
U61
K18
DDR4_C1_DQ19
POD12_DCI
H7
DQL3
U61
J17
DDR4_C1_DQ20
POD12_DCI
H2
DQL4
U61
H17
DDR4_C1_DQ21
POD12_DCI
H8
DQL5
U61
H19
DDR4_C1_DQ22
POD12_DCI
J3
DQL6
U61
H18
DDR4_C1_DQ23
POD12_DCI
J7
DQL7
U61
F19
DDR4_C1_DQ24
POD12_DCI
A3
DQU0
U61
F18
DDR4_C1_DQ25
POD12_DCI
B8
DQU1
U61
E19
DDR4_C1_DQ26
POD12_DCI
C3
DQU2
U61
E18
DDR4_C1_DQ27
POD12_DCI
C7
DQU3
U61
G20
DDR4_C1_DQ28
POD12_DCI
C2
DQU4
U61
F20
DDR4_C1_DQ29
POD12_DCI
C8
DQU5
U61
E17
DDR4_C1_DQ30
POD12_DCI
D3
DQU6
U61
D16
DDR4_C1_DQ31
POD12_DCI
D7
DQU7
U61
K19
DDR4_C1_DQS2_T
DIFF_POD12_DCI
G3
DQSL_T
U61
J19
DDR4_C1_DQS2_C
DIFF_POD12_DCI
F3
DQSL_C
U61
F16
DDR4_C1_DQS3_T
DIFF_POD12_DCI
B7
DQSU_T
U61
E16
DDR4_C1_DQS3_C
DIFF_POD12_DCI
A7
DQSU_C
U61
K17
DDR4_C1_DM2
POD12_DCI
E7
DML_B/DBIL_B
U61
G18
DDR4_C1_DM3
POD12_DCI
E2
DMU_B/DBIU_B
U61
D17
DDR4_C1_DQ32
POD12_DCI
G2
DQL0
U62
C17
DDR4_C1_DQ33
POD12_DCI
F7
DQL1
U62
C19
DDR4_C1_DQ34
POD12_DCI
H3
DQL2
U62
C18
DDR4_C1_DQ35
POD12_DCI
H7
DQL3
U62
D20
DDR4_C1_DQ36
POD12_DCI
H2
DQL4
U62
D19
DDR4_C1_DQ37
POD12_DCI
H8
DQL5
U62
C20
DDR4_C1_DQ38
POD12_DCI
J3
DQL6
U62
B20
DDR4_C1_DQ39
POD12_DCI
J7
DQL7
U62
N23
DDR4_C1_DQ40
POD12_DCI
A3
DQU0
U62
M23
DDR4_C1_DQ41
POD12_DCI
B8
DQU1
U62
R21
DDR4_C1_DQ42
POD12_DCI
C3
DQU2
U62
P21
DDR4_C1_DQ43
POD12_DCI
C7
DQU3
U62
R22
DDR4_C1_DQ44
POD12_DCI
C2
DQU4
U62
Table 3-2:
DDR4 Memory 80-bit I/F C1 to FPGA U1 Banks 71, 72, and 73
(Cont’d)
FPGA (U1)
Pin
Schematic Net Name
I/O Standard
Component Memory
Pin #
Pin Name
Ref. Des.