
VCU118 Board User Guide
24
UG1224 (v1.0) December 15, 2016
Chapter 3:
Board Component Descriptions
P22
DDR4_C1_DQ45
POD12_DCI
C8
DQU5
U62
T23
DDR4_C1_DQ46
POD12_DCI
D3
DQU6
U62
R23
DDR4_C1_DQ47
POD12_DCI
D7
DQU7
U62
A19
DDR4_C1_DQS4_T
DIFF_POD12_DCI
G3
DQSL_T
U62
A18
DDR4_C1_DQS4_C
DIFF_POD12_DCI
F3
DQSL_C
U62
N22
DDR4_C1_DQS5_T
DIFF_POD12_DCI
B7
DQSU_T
U62
M22
DDR4_C1_DQS5_C
DIFF_POD12_DCI
A7
DQSU_C
U62
B18
DDR4_C1_DM4
POD12_DCI
E7
DML_B/DBIL_B
U62
P20
DDR4_C1_DM5
POD12_DCI
E2
DMU_B/DBIU_B
U62
K24
DDR4_C1_DQ48
POD12_DCI
G2
DQL0
U63
J24
DDR4_C1_DQ49
POD12_DCI
F7
DQL1
U63
M21
DDR4_C1_DQ50
POD12_DCI
H3
DQL2
U63
L21
DDR4_C1_DQ51
POD12_DCI
H7
DQL3
U63
K21
DDR4_C1_DQ52
POD12_DCI
H2
DQL4
U63
J21
DDR4_C1_DQ53
POD12_DCI
H8
DQL5
U63
K22
DDR4_C1_DQ54
POD12_DCI
J3
DQL6
U63
J22
DDR4_C1_DQ55
POD12_DCI
J7
DQL7
U63
H23
DDR4_C1_DQ56
POD12_DCI
A3
DQU0
U63
H22
DDR4_C1_DQ57
POD12_DCI
B8
DQU1
U63
E23
DDR4_C1_DQ58
POD12_DCI
C3
DQU2
U63
E22
DDR4_C1_DQ59
POD12_DCI
C7
DQU3
U63
F21
DDR4_C1_DQ60
POD12_DCI
C2
DQU4
U63
E21
DDR4_C1_DQ61
POD12_DCI
C8
DQU5
U63
F24
DDR4_C1_DQ62
POD12_DCI
D3
DQU6
U63
F23
DDR4_C1_DQ63
POD12_DCI
D7
DQU7
U63
M20
DDR4_C1_DQS6_T
DIFF_POD12_DCI
G3
DQSL_T
U63
L20
DDR4_C1_DQS6_C
DIFF_POD12_DCI
F3
DQSL_C
U63
H24
DDR4_C1_DQS7_T
DIFF_POD12_DCI
B7
DQSU_T
U63
G23
DDR4_C1_DQS7_C
DIFF_POD12_DCI
A7
DQSU_C
U63
L23
DDR4_C1_DM6
POD12_DCI
E7
DML_B/DBIL_B
U63
G22
DDR4_C1_DM7
POD12_DCI
E2
DMU_B/DBIU_B
U63
A24
DDR4_C1_DQ64
POD12_DCI
G2
DQL0
U64
A23
DDR4_C1_DQ65
POD12_DCI
F7
DQL1
U64
C24
DDR4_C1_DQ66
POD12_DCI
H3
DQL2
U64
Table 3-2:
DDR4 Memory 80-bit I/F C1 to FPGA U1 Banks 71, 72, and 73
(Cont’d)
FPGA (U1)
Pin
Schematic Net Name
I/O Standard
Component Memory
Pin #
Pin Name
Ref. Des.