Verdin Carrier Board Design Guide
Preliminary
– Subject to Change
Toradex AG l Ebenaustrasse 10 l 6048 Horw l Switzerland l +41 41 500 48 00 l
l
Page | 109
USB_2_SSTX_N
169
170
GND
USB_2_SSTX_P
171
172
MSP_36
GND
173
174
MSP_37
USB_2_SSRX_N
175
176
MSP_38
USB_2_SSRX_P
177
178
MSP_39
GND
179
180
MSP_40
USB_2_D_N
181
182
GND
USB_2_D_P
183
184
MSP_41
USB_2_EN
185
186
MSP_42
USB_2_OC#
187
188
MSP_43
RGMII
ETH_2_RGMII_INT#
189
190
MSP_44
ETH_2_RGMII_MDIO
191
192
MSP_45
ETH_2_RGMII_MDC
193
194
GND
SPI
GND
195
196
SPI_1_CLK
ETH_2_RGMII_RXC
197
198
SPI_1_MISO
ETH_2_RGMII_RX_CTL
199
200
SPI_1_MOSI
ETH_2_RGMII_RXD_0
201
202
SPI_1_CS
ETH_2_RGMII_RXD_1
203
204
GND
GPIO
ETH_2_RGMII_RXD_2
205
206
GPIO_1
ETH_2_RGMII_RXD_3
207
208
GPIO_2
GND
209
210
GPIO_3
ETH_2_RGMII_TX_CTL
211
212
GPIO_4
ETH_2_RGMII_TXC
213
214
PWR_1V8_MOCI
ETH_2_RGMII_TXD_3
215
216
GPIO_5_CSI
ETH_2_RGMII_TXD_2
217
218
GPIO_6_CSI
ETH_2_RGMII_TXD_1
219
220
GPIO_7_CSI
ETH_2_RGMII_TXD_0
221
222
GPIO_8_CSI
Gigabit Ethernet
GND
223
224
GND
PCIe
ETH_1_MDI0_P
225
226
PCIE_1_CLK_N
ETH_1_MDI0_N
227
228
PCIE_1_CLK_P
GND
229
230
GND
ETH_1_MDI1_N
231
232
PCIE_1_L0_RX_N
ETH_1_MDI1_P
233
234
PCIE_1_L0_RX_P
ETH_1_LINK
235
236
GND
ETH_1_ACT
237
238
PCIE_1_L0_TX_N
ETH_1_MDI2_P
239
240
PCIE_1_L0_TX_P
ETH_1_MDI2_N
241
242
GND
GND
243
244
PCIE_1_RESET#
ETH_1_MDI3_N
245
246
CTRL_RECOVERY_MICO#
System Control
ETH_1_MDI3_P
247
248
CTRL_PWR_BTN_MICO#
Power
VCC_BACKUP
249
250
CTRL_FORCE_OFF_MOCI#
VCC
251
252
CTRL_WAKE1_MICO#
VCC
253
254
CTRL_PWR_EN_MOCI
VCC
255
256
CTRL_SLEEP_MOCI#