Epson Research and Development
Page 3
Vancouver Design Center
Hardware Functional Specification
S1D13503
Issue Date: 01/01/29
X18A-A-001-08
Table of Contents
1 INTRODUCTION . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 9
1.1
Scope . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 9
1.2
Overview Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 9
2 FEATURES . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 10
2.1
Technology . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 10
2.2
System . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 10
2.3
Display Modes . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 10
2.4
Display Support . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 11
2.5
Power Management . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 11
3 TYPICAL SYSTEM BLOCK DIAGRAMS . . . . . . . . . . . . . . . . . . . . . . 12
3.1
16-Bit MC68000 MPU . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 12
3.2
MPU with READY (or WAIT#) signal . . . . . . . . . . . . . . . . . . . . . . 13
3.3
ISA Bus . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 14
3.4
Internal Block Diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . 15
3.5
Functional Block Descriptions . . . . . . . . . . . . . . . . . . . . . . . . . . 15
3.5.1 Bus Signal Translation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 15
3.5.2 Control Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 15
3.5.3 Sequence Controller . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 15
3.5.4 LCD Panel Interface . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 15
3.5.5 Look-Up Table . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 16
3.5.6 Port Decoder . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 16
3.5.7 Memory Decoder . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 16
3.5.8 Data Bus Conversion . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 16
3.5.9 Address Generator . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 16
3.5.10 MPU / CRT Selector . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 16
3.5.11 Display Data Formatter . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 16
3.5.12 Clock Inputs / Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 16
3.5.13 SRAM Interface . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 16
4 PINOUT DIAGRAM . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 17
5 PIN DESCRIPTION . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 22
5.1
Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 22
5.2
Summary of Configuration Options . . . . . . . . . . . . . . . . . . . . . . . . 26
6 D.C. CHARACTERISTICS . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 27
7 A.C. CHARACTERISTICS . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 29
7.1
Bus Interface Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 29
7.1.1 MC68000 Interface Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 29
7.1.2 Non-MC68000, MPU/Bus With READY (or WAIT#) Signal . . . . . . . . . . . . . . . 33
7.2
Clock Input Requirements . . . . . . . . . . . . . . . . . . . . . . . . . . . 37
7.2.1 Recommended Clock Input . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 38
electronic components distributor