DR
AFT
DR
AFT
DRAFT
DR
D
RAFT
DRAFT
DRA
FT DRAF
D
RAFT DRAFT DRAFT DRAFT DRAFT D
DRAFT
D
RAFT DRA
FT DRAFT DRAFT DRAFT DRA
UM10316_0
© NXP B.V. 2008. All rights reserved.
User manual
Rev. 00.06 — 17 December 2008
555 of 571
continued >>
NXP Semiconductors
UM10316
Chapter 32: LPC29xx Supplementary information
Table 373.ACCn register bit description (ACC0 to 15,
Table 374.COMPn register bit description (COMP0 to 15,
Table 375.ACD register bit description addresses 0xE00C
Table 376.COMP_STATUS register bit
Table 377.COMP_STATUS_CLR register bit description
Table 378.ADC_CONFIG register bit description
Table 379.ADC_CONTROL register bit description
Table 380.ADC_STATUS register bit description
Table 381.ADC interrupt sources . . . . . . . . . . . . . . . . . .458
Table 382.Encoder states . . . . . . . . . . . . . . . . . . . . . . . .461
Table 383.Encoder state transitions
. . . . . . . . . . . . . . .461
Table 384.Encoder direction . . . . . . . . . . . . . . . . . . . . . .462
Table 385.QEI pin description . . . . . . . . . . . . . . . . . . . . .464
Table 386.Register summary . . . . . . . . . . . . . . . . . . . . .464
Table 387:QEI Control Register (QEICON -
0xE00C 9000). . . . . . . . . . . . . . . . . . . . . . . . .465
Table 388:QEI Contfiguration Register (QEICONF -
0xE00C 9008). . . . . . . . . . . . . . . . . . . . . . . . .465
Table 389:QEI Interrupt Status Register (QEISTAT -
0xE00C 9004). . . . . . . . . . . . . . . . . . . . . . . . .465
Table 390:QEI Position Register (QEIPOS -
0xE00C 900C) . . . . . . . . . . . . . . . . . . . . . . . .466
Table 391:QEI Maximum Position Register (QEIMAXPOS
- 0xE00C 9010) . . . . . . . . . . . . . . . . . . . . . . .466
Table 392:QEI Position Compare Register 0 (CMPOS0 -
0xE00C 9014). . . . . . . . . . . . . . . . . . . . . . . . .466
Table 393:QEI Position Compare Register 1 (CMPOS1 -
0xE00C 9018) . . . . . . . . . . . . . . . . . . . . . . . . 466
Table 394:QEI Position Compare Register 2 (CMPOS2 -
0xE00C 901C) . . . . . . . . . . . . . . . . . . . . . . . . 467
Table 395:QEI Index Count Register (CMPOS -
0xE00C 9020) . . . . . . . . . . . . . . . . . . . . . . . . 467
Table 396:QEI Index Compare Register (CMPOS -
0xE00C 9024) . . . . . . . . . . . . . . . . . . . . . . . . 467
Table 397:QEI Timer Load Register (QEILOAD -
0xE00C 9028) . . . . . . . . . . . . . . . . . . . . . . . . 467
Table 398:QEI Timer Register (QEITIME -
0xE00C 902C) . . . . . . . . . . . . . . . . . . . . . . . . 467
Table 399:QEI Velocity Register (QEIVEL - 0xE00C 9030)
Table 400:QEI Velocity Capture Register (QEICAP -
0xE00C 9034) . . . . . . . . . . . . . . . . . . . . . . . . 468
Table 401:QEI Velocity Compare Register (VELCOMP -
0xE00C 9038) . . . . . . . . . . . . . . . . . . . . . . . . 468
Table 402:QEI Digital Filter Register (FILTER -
0xE00C 903C) . . . . . . . . . . . . . . . . . . . . . . . . 468
Table 403:QEI Interrupt Status Register (QEIINTSTAT -
0xE00C 9FE0) . . . . . . . . . . . . . . . . . . . . . . . . 469
Table 404:QEI Interrupt Set Register (QEISET -
0xE00C 9FEC). . . . . . . . . . . . . . . . . . . . . . . . 470
Table 405:QEI Interrupt Clear Register (QEICLR -
0xE00C 9FE8) . . . . . . . . . . . . . . . . . . . . . . . . 471
Table 406:QEI Interrupt Enable Register (QEIIE -
0xE00C 9FE4) . . . . . . . . . . . . . . . . . . . . . . . . 472
Table 407:QEI Interrupt Enable Set Register (QEIIES -
0xE00C 9FDC). . . . . . . . . . . . . . . . . . . . . . . . 473
Table 408:QEI Interrupt Enable Clear Register (QEIIEC -
0xE00C 9FD8) . . . . . . . . . . . . . . . . . . . . . . . . 474
Table 409.Feature overview . . . . . . . . . . . . . . . . . . . . . . 475
Table 410.Flash memory layout . . . . . . . . . . . . . . . . . . . 476
Table 411. Index sector flash-words . . . . . . . . . . . . . . . . 481
Table 412.Sector security values . . . . . . . . . . . . . . . . . . 481
Table 413.Flash Memory Controller register overview (base
address 0x2020 0000) . . . . . . . . . . . . . . . . . . 486
Table 414.FCTR register bit description (FTCR, address:
0x2020 0000) . . . . . . . . . . . . . . . . . . . . . . . . 488
Table 415.FPTR register bit description (FPTR, address:
0x2020 0008) . . . . . . . . . . . . . . . . . . . . . . . . . 490
Table 416.FTCTR - FLASH test control register (FTCTR,
address 0x2020 000C). . . . . . . . . . . . . . . . . . 490
Table 417.FBWST register bit description (FBWST, address:
0x2020 0010) . . . . . . . . . . . . . . . . . . . . . . . . . 492
Table 418.FCRA register bit description (FCRA, address:
0x2020 001C) . . . . . . . . . . . . . . . . . . . . . . . . 493
Table 419.FMSSTART register bit description (FMSSTART,
address: 0x2020 0020) . . . . . . . . . . . . . . . . . 493