BUS INTERFACE UNIT
3-12
Figure 3-11. Demultiplexing Address Information
Table 3-1. Bus Cycle Types
Status Bit
Operation
S2
S1
S0
0
0
0
Interrupt Acknowledge
0
0
1
I/O Read
0
1
0
I/O Write
0
1
1
Halt
1
0
0
Instruction Prefetch
1
0
1
Memory Read
1
1
0
Memory Write
1
1
1
Idle (passive)
4
I
I
STB
8
8
O
O
ALE
Latched
Address Signals
Signals From CPU
A19:16
AD15:8
AD7:0
8
8
I
3
LS2:0
O
4
LA19:16
LA7:0
LA15:8
S2:0
3
OE
I
STB
O
OE
STB
OE
A1102-0A
Содержание 80C186XL
Страница 1: ...80C186XL 80C188XL Microprocessor User s Manual...
Страница 2: ...80C186XL 80C188XL Microprocessor User s Manual 1995...
Страница 18: ...1 Introduction...
Страница 19: ......
Страница 27: ......
Страница 28: ...2 Overview of the 80C186 Family Architecture...
Страница 29: ......
Страница 79: ......
Страница 80: ...3 Bus Interface Unit...
Страница 81: ......
Страница 127: ......
Страница 128: ...4 Peripheral Control Block...
Страница 129: ......
Страница 137: ......
Страница 138: ...5 ClockGenerationand Power Management...
Страница 139: ......
Страница 154: ...6 Chip Select Unit...
Страница 155: ......
Страница 178: ...7 Refresh Control Unit...
Страница 179: ......
Страница 193: ......
Страница 194: ...8 Interrupt Control Unit...
Страница 195: ......
Страница 227: ......
Страница 228: ...9 Timer Counter Unit...
Страница 229: ......
Страница 253: ......
Страница 254: ...10 Direct Memory Access Unit...
Страница 255: ......
Страница 283: ......
Страница 284: ...11 Math Coprocessing...
Страница 285: ......
Страница 302: ...12 ONCE Mode...
Страница 303: ......
Страница 306: ...A 80C186 Instruction Set Additions and Extensions...
Страница 307: ......
Страница 318: ...B Input Synchronization...
Страница 319: ......
Страница 322: ...C Instruction Set Descriptions...
Страница 323: ......
Страница 371: ......
Страница 372: ...D Instruction Set Opcodes and Clock Cycles...
Страница 373: ......
Страница 396: ...Index...
Страница 397: ......