5–10
Chapter 5: Clock Networks and PLLs in Arria II Devices
Clock Networks in Arria II Devices
Arria II Device Handbook Volume 1: Device Interfaces and Integration
December 2010
Altera Corporation
and
list the connectivity between the dedicated clock input pins
and RCLKs in Arria II devices. A given clock input pin can drive two adjacent RCLK
networks to create a dual-RCLK network.
Table 5–4. Clock Input Pin Connectivity to RCLK Networks for Arria II GX Devices
Clock Resource
CLK (p/n Pins)
4
5
6
7
8
9
10
11
12
13
14
15
RCLK [12, 14, 16, 18, 20, 22]
v
—
v
—
—
—
—
—
—
—
—
—
RCLK [13, 15, 17, 19, 21, 23]
—
v
—
v
—
—
—
—
—
—
—
—
RCLK [24..35]
—
—
—
—
v v v v
—
—
—
—
RCLK [36, 38, 40, 42, 44, 46]
—
—
—
—
—
—
—
—
v
—
v
—
RCLK [37, 39, 41, 43, 45, 47]
—
—
—
—
—
—
—
—
—
v
—
v
Table 5–5. Clock Input Pin Connectivity to the RCLK Networks for Arria II GZ Devices
Clock Resource
CLK (p/n Pins)
0
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
RCLK [0, 4, 6, 10]
v
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
RCLK [1, 5, 7, 11]
—
v
—
—
—
—
—
—
—
—
—
—
—
—
—
—
RCLK [2, 8]
—
—
v
—
—
—
—
—
—
—
—
—
—
—
—
—
RCLK [3, 9]
—
—
—
v
—
—
—
—
—
—
—
—
—
—
—
—
RCLK [13, 17, 21, 23,
27, 31]
—
—
—
—
v
—
—
—
—
—
—
—
—
—
—
—
RCLK [12, 16, 20, 22,
26, 30]
—
—
—
—
—
v
—
—
—
—
—
—
—
—
—
—
RCLK [15, 19, 25, 29]
—
—
—
—
—
—
v
—
—
—
—
—
—
—
—
—
RCLK [14, 18, 24, 28]
—
—
—
—
—
—
—
v
—
—
—
—
—
—
—
—
RCLK [35, 41]
—
—
—
—
—
—
—
—
v
—
—
—
—
—
—
—
RCLK [34, 40]
—
—
—
—
—
—
—
—
—
v
—
—
—
—
—
—
RCLK [33, 37, 39, 43]
—
—
—
—
—
—
—
—
—
—
v
—
—
—
—
—
RCLK [32, 36, 38, 42]
—
—
—
—
—
—
—
—
—
—
—
v
—
—
—
—
RCLK [47, 51, 57, 61]
—
—
—
—
—
—
—
—
—
—
—
—
v
—
—
—
RCLK [46, 50, 56, 60]
—
—
—
—
—
—
—
—
—
—
—
—
—
v
—
—
RCLK [45, 49, 53, 55,
59, 63]
—
—
—
—
—
—
—
—
—
—
—
—
—
—
v
—
RCLK [44, 48, 52, 54,
58, 62]
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
v