129
Appendix C Register Field
C.1
Register Field (1)
Register
Bit Names
Address
Name
Bit 7
Bit 6
Bit 5
Bit 4
Bit 3
Bit 2
Bit 1
Bit 0
Module
H'FFF0
RCSR
RRDY GE
—
—
—
—
—
—
RNG
H'FFF1
—
—
—
—
—
—
—
—
—
—
H'FFF2
RNRR
(upper)
RNG
H'FFF3
RNRR
(lower)
H'FFF4
SYSCR
—
—
—
—
—
—
—
CPU
CS0
Clock
pulse
generator
H'FFF5
TCWA
IA15
IA14
IA13
IA12
—
—
—
WAD
WDT *
H'FFF6
—
—
—
—
—
—
—
—
—
—
H'FFF7
—
—
—
—
—
—
—
—
—
H'FFF8
ECR
—
—
—
—
—
—
OC1
OC0
EEPROM
H'FFF9
EPR
PBM
—
—
—
—
—
—
—
H'FFFA
—
—
—
—
—
—
—
—
—
—
H'FFFB
—
—
—
—
—
—
—
—
—
H'FFFC
TCSR
UDF
EWE
—
HLT
—
—
CS1
CS0
WDT *
H'FFFD
TCNT
H'FFFE
DR
DR7
DR6
—
—
—
—
—
—
I/O ports
H'FFFF
DDR
DDR7
DDR6
—
—
—
—
—
—
Note: * If specifying that the WDT stops, do not access WDT control registers.