17
LatticeXP2 Advanced
Lattice Semiconductor
Evaluation Board User’s Guide
DDR2_DQ6
T21
3
14
DDR2_DQ7
T20
3
16
DDR2_DM0
P16
3
10
DDR2_DQS0_P
T22
3
13
DDR2_DQS0_N
U22
3
11
DDR2_DQ8
K21
3
23
DDR2_DQ9
L21
3
25
DDR2_DQ10
M19
3
35
DDR2_DQ11
M20
3
37
DDR2_DQ12
M17
3
20
DDR2_DQ13
M16
3
22
DDR2_DQ14
M21
3
36
DDR2_DQ15
N21
3
38
DDR2_DM1
P21
3
26
DDR2_DQS1_P
M22
3
31
DDR2_DQS1_N
N22
3
29
DDR2_DQ16
G21
2
43
DDR2_DQ17
F22
2
45
DDR2_DQ18
J17
2
55
DDR2_DQ19
K17
2
57
DDR2_DQ20
K18
2
44
DDR2_DQ21
L17
2
46
DDR2_DQ22
H22
2
56
DDR2_DQ23
G22
2
58
DDR2_DM2
J16
2
52
DDR2_DQS2_P
H21
2
51
DDR2_DQS2_N
J21
2
49
DDR2_DQ24
H20
2
61
DDR2_DQ25
G20
2
63
DDR2_DQ26
E19
2
73
DDR2_DQ27
F19
2
75
DDR2_DQ28
J20
2
62
DDR2_DQ29
H19
2
64
DDR2_DQ30
C22
2
74
DDR2_DQ31
B22
2
76
DDR2_DM3
H17
2
67
DDR2_DQS3_P
D22
2
70
DDR2_DQS3_N
E22
2
68
DDR2_A0
R18
3
102
DDR2_A1
R17
3
101
DDR2_A2
U21
3
100
DDR2_A3
V22
3
99
DDR2_A4
U20
3
98
DDR2_A5
V20
3
97
Table 26. DDR2 Interface to SODIMM Socket (Continued)
Description
LatticeXP2 I/O
sysIO Bank
J36