
Epson Research and Development
Page 3
Vancouver Design Center
Interfacing to the Toshiba MIPS TMPR3905/3912 Microprocessors
S1D13706
Issue Date: 01/02/23
X31B-G-002-02
Table of Contents
1 Introduction . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7
2 Interfacing to the TMPR3905/12 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 8
2.1
The Toshiba TMPR3905/12 System Bus . . . . . . . . . . . . . . . . . . . . . 8
2.1.1
Overview . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 8
2.1.2
Card Access Cycles . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 8
3 S1D13706 Host Bus Interface . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 10
3.1
Host Bus Interface Pin Mapping . . . . . . . . . . . . . . . . . . . . . . . 10
3.2
Host Bus Interface Signals . . . . . . . . . . . . . . . . . . . . . . . . . 11
4 Toshiba TMPR3905/12 to S1D13706 Interface . . . . . . . . . . . . . . . . . . . . 12
4.1
Hardware Description . . . . . . . . . . . . . . . . . . . . . . . . . . . 12
4.2
S1D13706 Hardware Configuration . . . . . . . . . . . . . . . . . . . . . . 14
4.3
Memory Mapping and Aliasing . . . . . . . . . . . . . . . . . . . . . . . 14
5 Software . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 15
6 References . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 16
6.1
Documents . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 16
6.2
Document Sources . . . . . . . . . . . . . . . . . . . . . . . . . . . . 16
7 Technical Support . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 17
7.1
EPSON LCD Controllers (S1D13706) . . . . . . . . . . . . . . . . . . . . . 17
7.2
Toshiba MIPS TMPR3905/12 Processor . . . . . . . . . . . . . . . . . . . . 17