125
DJM-850-K
5
6
7
8
5
6
7
8
A
B
C
D
E
F
R S 1 / 1 0 S R * * * J
F
C C S Q C H * * * J
R S 1 / 1 6 S S * * * J
F
N
O T E S
F
C E
V W
* * * M
C K S Q Y B * * * K
i s S T B Y
H
V W
S Q
C E
V W N
P * * * M
F
F
R S 1 / 1 0 S R * * * * D
H
V
A
W
F
C C S S C H * * * D
S R ( D )
C K S S Y B * * * K
N
M
R A B 4 C Q * * * J
F
F
C C S R C H * * * J
C E A
N
P * * * M
S R
C F H X S Q
N
P
C E H
V W
* * * M
C E H
V
A
W
* * * M
+
F
R S 1 /
8
S Q * * * J
( D )
S R
S A
C H ( D )
C K S R Y B * * * K
S Q C H
+
C H
C C S S C H * * * J
R S 1 / 1 6 S S * * * * D
R
N
1 / 1 6 S E * * * * D
S Q
R S 1 / 4 S A * * * J
F
C E A
N
P
C F H X S Q * * * J
+
S R C H
F
F
F
R
N
R 2 4 2 4
2 2
R 2 4 2 5
2 2
2 4 M _ C L K _ H P - M I C - R E
1 : 6 C ; 5 C ; 1 1 : 2 L
H P - M I C - R E _ R E S E T
1 : 6 C ; 5 C ; 1 0 : 1 5 C
6 M _ C L K _ H P - M I C - R E
1 : 6 C ; 1 1 C ; 1 1 : 2 L
H P - M I C - R E _ R E S E T
1 : 6 C ; 1 1 C ; 1 0 : 1 5 C
2 4 M _ C L K _ H P - M I C - R E
1 : 6 C ; 1 1 C ; 1 1 : 2 L
9 6 k _ C L K _ H P - M I C - R E
1 : 6 C ; 5 C ; 1 1 : 2 L
9 6 k _ C L K _ H P - M I C - R E
1 : 6 C ; 1 1 C ; 1 1 : 2 L
6 M _ C L K _ H P - M I C - R E
1 : 6 C ; 5 C ; 1 1 : 2 L
A D A T _ R E T U R
N
_ A
N
A
1 3 : 5 H
A D A T _ M I C _ A
N
A
1 3 : 5 H
From MAI
N
_UCOM
From FPGA
To DSP
From MAI
N
_UCOM
From FPGA
To DSP
D
8
/19
D
1/19,10/19
D
1/19,11/19
D
13/19
D
1/19,10/19
D
1/19,11/19
D
13/19
D
8
/19
MAIN ASSY (DWX3360)
: MIC1 Audio Signal
(MIC1 A)
: MIC2 Audio Signal
(MIC2 A)
: MIC Digital Signal
(MIC D)
(MIC D)
: RETUR
N
Digital Signal
(RET D)
: RETUR
N
Audio Signal (L CH)
(RET A)
(RET D)
:
V
oltage measuring point
:
W
aveform measuring point