5
5
4
4
3
3
2
2
1
1
D
D
C
C
B
B
A
A
0603/0805
CO-LAYOUT
Place these caps at
CPU north side
Place these caps at
CPU south side
Place these caps at
CPU solder side
BD 311671700001 & TU 411671700011
01
8575A PENTIUM4 (2/2)
5
30
Monday, June 17, 2002
Title
Size
Document
Number
Rev
Date:
Sheet
of
VCCPVID
+VCC_CORE
+VCC_CORE
+5VS
+5VS
+VCC_CORE
+VCC_CORE
+VCC_CORE
+VCC_CORE
+5VS
C533
10U
10V
1206
1
2
C557
10U
10V
1206
1
2
C20
10U
10V
1206
1
2
C537
10U
10V
1206
1
2
C18
10U
10V
1206
1
2
C15
10U
10V
1206
1
2
C516
10U
10V
1206
1
2
C554
10U
10V
1206
1
2
C11
22U
10V
1210
1
2
C555
22U
10V
1210
1
2
C517
10U
10V
1206
1
2
U502
MIC5248
SOT25
1
2
3
4
5
IN
GND
EN
PG
OUT
C12
10U
10V
1206
1
2
C5
10U
10V
1206
1
2
C529
10U
10V
1206
1
2
C525
10U
10V
1206
1
2
R894
0
0603
1
2
C543
10U
10V
1206
1
2
C545
10U
10V
1206
1
2
C515
10U
10V
1206
1
2
C8
10U
10V
1206
1
2
C527
10U
10V
1206
1
2
C523
10U
10V
1206
1
2
C528
10U
10V
1206
1
2
+
C17
150U
10V
7343
1
2
C526
10U
10V
1206
1
2
+
C9
150U
10V
7343
1
2
C10
10U
10V
1206
1
2
R517
10K
0603
1
2
C544
10U
10V
1206
1
2
C534
10U
10V
1206
1
2
C512
10U
10V
1206
1
2
C19
10U
10V
1206
1
2
C542
10U
10V
1206
1
2
C539
10U
10V
1206
1
2
C7
10U
10V
1206
1
2
C514
0.1U
50V
0603
1
2
C518
10U
10V
1206
1
2
C601
0.1U/NA
50V
0603
1
2
C553
10U
10V
1206
1
2
C548
0.1U
50V
0603
1
2
C532
0.1U
50V
0603
1
2
C552
0.1U
50V
0603
1
2
C530
0.1U
50V
0603
1
2
C16
10U
10V
1206
1
2
C536
0.1U
50V
0603
1
2
C540
0.1U
50V
0603
1
2
C13
0.1U
50V
0603
1
2
C538
0.1U
50V
0603
1
2
C547
0.1U
50V
0603
1
2
C531
0.1U
50V
0603
1
2
C513
1U
0603
1
2
C541
10U
10V
1206
1
2
U1D
WMT478/NWD_14
BGA_PGA479_SKT
AE7
AE24
AE22
AE19
AD14
AD12
AD10
AD8
AD4
AD1
AD23
AD21
AE17
AE15
AE13
AE11
AE9
AE26
AB20
AC17
AC15
AC13
AC11
AC9
AC7
AC5
AC2
AC25
AC22
AC19
AD18
AD16
AA4
AA1
AA23
AA19
AB18
AB16
AB14
AB12
N6
N3
N24
N21
P5
P2
P25
P22
R26
R4
R1
R23
T6
T3
T24
T21
U5
U2
U25
U22
V26
G21
H26
H4
H1
H23
J5
J2
J25
J22
K6
K3
K24
K21
L26
L4
L1
L23
M5
M2
AB10
AB8
AB6
AB3
AB24
AB21
V4
V1
V23
W6
W3
W24
W21
Y5
Y2
Y25
Y22
AA17
AA15
AA11
M25
M22
E11
E9
E26
E7
E4
E1
E23
E19
F18
F16
F14
F12
F10
F8
F5
F2
F25
F22
AA9
AA26
AA7
G6
G3
G24
C5 C2
C25 C22 C19
D18 D16
D14 D12 D10
D8 D6
D3 D24 D21
D20 E17
E15 E13 A3
A24 A21
A19 B18 B16
B12 B10
B26 B8 B4
B23 B20
C17 C15 C13
C11 C9
C7 AF18 AF16
AF14 AF12
AF10
AF8
AF6 AF1
AF20 A17 A15
A13 A11
A9 A26
AD11
AD9
AD7
AE18
AE16
AE14
AE12
AE10
AE8
AE6
AE20
AB15
AB13
AB11
AB9
AB7
AB19
AC18
AC16
AC14
AC12
AC10
AC8
AD17
AD15
AD13
E14
E12
E10
E8
E20
F17
F15
F13
F11
F9
F19
AA18
AA16
AA14
AA12
AA10
AA8
AB17
B13
B11
B9
B7
B19
C18
C16
C14
C12
C10
C8
C20
D17
D15
D13
D11
D9
D7
D19
E18
E16
AF17
AF15
AF13
AF11
AF9
AF7
AF5
AF21
AF19
A18
A16
A14
A12
A10
B17
B15
A20
A8
AD19
AA13
B14
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS VSS
VSS VSS VSS
VSS VSS
VSS VSS VSS
VSS VSS
VSS VSS VSS
VSS VSS
VSS VSS VSS
VSS VSS
VSS VSS VSS
VSS VSS
VSS VSS VSS
VSS VSS
VSS VSS VSS
VSS VSS
VSS VSS VSS
VSS VSS
VSS
VSS
VSS VSS
VSS VSS VSS
VSS VSS
VSS VSS
VCC
VCC
VCC
VCC
VCC
VCC
VCC
VCC
VCC
VCC
VCC
VCC
VCC
VCC
VCC
VCC
VCC
VCC
VCC
VCC
VCC
VCC
VCC
VCC
VCC
VCC
VCC
VCC
VCC
VCC
VCC
VCC
VCC
VCC
VCC
VCC
VCC
VCC
VCC
VCC
VCC
VCC
VCC
VCC
VCC
VCC
VCC
VCC
VCC
VCC
VCC
VCC
VCC
VCC
VCC
VCC
VCC
VCC
VCC
VCC
VCC
VCC
VCC
VCC
VCC
VCC
VCC
VCC
VCC
VCC
VCC
VCC
VCC
VCC
VCC
VCC
VCC
VCC
VCC
VCC
VCC
VCC
VCC
VCC
VSS
VSS
C556
10U
10V
1206
1
2
C14
10U
10V
1206
1
2
C524
10U
10V
1206
1
2
C551
10U
10V
1206
1
2
C535
10U
10V
1206
1
2
C511
22U
10V
1210
1
2
C6
22U
10V
1210
1
2
VCCPVID 4
CPU_CORE_EN 26