3 Development Board Circuit
3.9 MIPI CSI
DBUG375-1.0E
23(40)
Figure 3-9 Connection Diagram of MIPI CSI
1
J25
10
2
3
4
5
6
7
8
9
11
12
13
14
15
CSI_D0n
3.3V
CSI_D0p
CSI_D1n
CSI_D1p
CSI_CLKn
CSI_CLKp
CSI_RESET
CSI_CLK
CSI_SCL
CSI_SDA
CSI_D0n
CSI_D0p
CSI_LP_D0n
CSI_LP_D0p
CSI_D1n
CSI_D1p
CSI_LP_D1n
CSI_LP_D1p
CSI_CLKn
CSI_CLKp
CSI_LP_CLKn
CSI_LP_CLKp
1
3
5
7
9
2
4
6
8
10
11
13
15
17
19
12
14
16
18
20
CSI_D0p
CSI_D1p
CSI_CLKp
CSI_D0n
CSI_D1n
CSI_CLKn
J10
3.9.2
Pinout
Table 3-11 MIPI DSI Pinout
Name
FPGA Pin No.
BANK
I/O Level
Description
CSI_D0n
C15
1
2.5V
HS differential data 0-
CSI_D0p
C14
1
2.5V
HS differential data
0+
CSI_D1n
E13
1
2.5V
HS differential data 1