402-00005-00
Preface
xii
Rev 02; February 8, 2002
3.5.1.11 Input Data Format (INMODE) R/W
3–67
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3.5.2 Bus Master Control (BMCTLX) R/W
3–68
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3.5.2.1 Bus Master Enable (BMEN) R/W
3–68
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3.5.2.2 Bus Master Data Shift Enable (BMSHIFT) R/W
3–68
. . . . . . . . . . . . . . . . . . . . . . . . .
3.5.2.3 Bus Master Byte Select (BMBYTESEL) R/W
3–69
. . . . . . . . . . . . . . . . . . . . . . . . . . .
3.5.2.4 Bus Master Zoom (BMZOOM) R/W
3–69
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3.5.2.5 Pad Mode Enable (PADEN) R/W
3–70
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3.5.2.6 Clip Mode Enable (CLIPEN) R/W
3–70
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3.5.2.7 Bus Master Scan Direction (SCANDIR) R/W
3–70
. . . . . . . . . . . . . . . . . . . . . . . . . . . .
3.5.2.8 DMA Start Address (DMASTART) R/W
3–71
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3.5.3 Memory Initialization (MEMINIT) W-O
3–71
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3.5.4 Acquisition Start (ACQSTRT) R/W
3–72
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3.5.5 Acquire Line Interrupt (ACQLINEINT) R/W
3–73
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3.5.5.1 Acquire Interrupt Address (INTADR) R/W
3–73
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3.5.5.2 Interrupt Address LSB Mask (LSBMASK) R/W
3–74
. . . . . . . . . . . . . . . . . . . . . . . . .
3.5.6 Segment Size (SGSZ) R/W
3–74
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3.5.7 OCT Start Address (OCTSTART) R/W
3–75
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3.5.8 Interrupt Status (INTSTAT) R/W1C
3–75
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3.5.8.1 Acquire Line Interrupt Status (ACQLINEINTSTAT) R/W1C
3–76
. . . . . . . . . . . . . . .
3.5.8.2 Bus Master Complete Interrupt Status (BMINTSTAT) R/W1C
3–76
. . . . . . . . . . . . . .
3.5.8.3 AM Interrupt Status (AMINTSTAT) R/W1C
3–76
. . . . . . . . . . . . . . . . . . . . . . . . . . . .
3.5.8.4 End of Frame Interrupt Status (EOFINTSTAT) R/W1C
3–76
. . . . . . . . . . . . . . . . . . . .
3.5.9 Interrupt Control (INTENREG) R/W
3–77
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3.5.9.1 Acquire Line Interrupt Enable (ACQLINEINTEN) R/W
3–77
. . . . . . . . . . . . . . . . . . .
3.5.9.2 Bus Master Complete Interrupt Enable (BMINTEN) R/W
3–77
. . . . . . . . . . . . . . . . . .
3.5.9.3 Acquisition Module Interrupt Enable (AMINTEN) R/W
3–78
. . . . . . . . . . . . . . . . . . .
3.5.9.4 End of Frame Interrupt Enable (EOFINTEN) R/W
3–78
. . . . . . . . . . . . . . . . . . . . . . . .
3.5.10 Acquire Address (ACQADR) R-O
3–78
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3.5.11 Output Control Table (OCTDATA) R/W
3–79
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3.5.11.1 Start Address (ADR) R/W
3–79
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3.5.11.2 Transfer Count (XCNT) R/W
3–80
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3.5.12 Scatter Gather Table (DPDATA) R/W
3–81
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3.5.13 Add-On Registers
3–82
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3.5.13.1 Add-On Interrupt Control (AINT) W-O
3–82
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3.5.13.2 Add-On General Control (AGCSTS) W-O
3–83
. . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3.5.13.3 Manual Destination Address (MDSTADR) W-O
3–83
. . . . . . . . . . . . . . . . . . . . . . . .
3.5.13.4 Manual Transfer Count (MXCNT) W-O
3–84
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Chapter 4. DAC and DLL Programming
4.1 DAC Registers
4–1
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Artisan Technology Group - Quality Instrumentation ... Guaranteed | (888) 88-SOURCE | www.artisantg.com